- 1、本文档共108页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
AMBA总线 SEP3203 目录 AMBA总线概述 AHB APB 不同IP之间的互连 系统总线简介 系统芯片中各个模块之间需要有接口来连接 总线作为子系统之间共享的通信链路 优点 低成本 方便易用 缺点 会造成性能瓶颈 AMBA介绍 Advanced Microcontroller Bus Architecture 片上总线的标准 定义了三种总线 AHB (Advanced High-performance Bus) ASB (Advanced System Bus) APB (Advanced Peripheral Bus) AMBA发展历史 AMBA 1.0 ASB 和 APB AMBA 2.0 AHB, ASB 和 APB AMBA 3.0 AMBA Advanced eXtensible Interface (AXI) 一个典型的AMBA系统 处理器和其它主设备/从设备都是可以替换的 AHB 高速总线,高性能 流水线操作 可支持多个总线主设备(最多16个) 支持burst传输 总线带宽:8、16、32、64、128bits 上升沿触发操作 对于一个新设计建议使用AHB ASB 高速总线 流水线操作 支持多个总线主设备 支持burst传输 总线带宽:8、16、32bits 三态、双向总线 (不适于做DFT) 下降沿或者上升沿触发 APB 低速总线、低功耗 接口简单 在Bridge中锁存地址信号和控制信号 适用于多种外设 上升沿触发 AHB组成部分 AHB 主设备(master) 初始化一次读/写操作 某一时刻只允许一个主设备使用总线 uP、DMA、DSP、LCDC … AHB从设备(slave) 响应一次读/写操作 通过地址映射来选择使用哪一个从设备 外部存储器控制器EMI、APB bridge、UART、 … AHB仲裁器(arbiter) 允许某一个主设备控制总线 在AMBA协议中没有定义仲裁算法 AHB译码器(decoder) 通过地址译码来决定选择哪一个从设备 APB组成部分 AHB2APB Bridge 可以锁存所有的地址、数据和控制信号 进行二级译码来产生APB从设备选择信号 APB总线上的所有其他模块都是APB从设备 不是流水线方式 接口是零功耗 AMBA协议其他有关问题 与工艺无关 没有定义电气特性 仅在时钟周期级定义时序 提取时序参数依赖于所采用的工艺和工作频率 例:DMA 例:DMA Step0:CPU检查DMA的状态以确认是否可用 While(1) { Read(0x30004,status) if(status == 0) break; } 例:DMA Step1:CPU设置(source address)、(destination address)(size) Write (0x30008,0x10000) Write(0x3000C,0x20000) Write(0x30010,0x100) Step 2: 启动DMA Write(0x30000,0x1) 例:DMA Step3: DMA把数据从memory 1 传送到memory 2 例:DMA Step 4:DMA 向CPU发出中断请求 Step 5:CPU检查DMA的状态 Read(0x30004, status) 目录 AMBA总线概述 AHB APB 不同IP之间的互连 AHB总线互连 AHB传输 发起一个请求给仲裁器 Dummy/Default Master Dummy Master Granted when all masters SPLIT Generates IDLE cycles only Typically Master #0 Granted when Locked master gets SPLIT response Implement as part of Address/Control Mux Default Master Granted when no master requires bus Generally master most likely to require bus Generates IDLE cycles when not requesting bus Avoids minimum 2 cycle Arbitration period Immediate access to bus Default Slave AHB信号 基本AHB信号 HRESETn 低电平有效 HADDR[31:0] 32位系统地址总线 HWDATA[31:0] 写
您可能关注的文档
- 关于可信度的无线传感器网络安全路由算法.pdf
- 2011年度造价简讯第一期(总第9期).ppt
- 112程序框图2(条件结构).ppt
- 07 呼吸阀的设置与计算.pdf
- 数据库复习题摘要.doc
- 钢筋混凝土板弯矩配筋表教案.pdf
- 只需4万他用3个月爆改56㎡老公房,竟装出8大功能区.pdf
- 高压天然气管道压力能的回收及利用技术_陈绍凯.pdf
- 《财务报表分析》教材篇后练习题答案20100617.doc
- 地下车库渗水案例分析.ppt
- 2024高考物理一轮复习规范演练7共点力的平衡含解析新人教版.doc
- 高中语文第5课苏轼词两首学案3新人教版必修4.doc
- 2024_2025学年高中英语课时分层作业9Unit3LifeinthefutureSectionⅢⅣ含解析新人教版必修5.doc
- 2024_2025学年新教材高中英语模块素养检测含解析译林版必修第一册.doc
- 2024_2025学年新教材高中英语单元综合检测5含解析外研版选择性必修第一册.doc
- 2024高考政治一轮复习第1单元生活与消费第三课多彩的消费练习含解析新人教版必修1.doc
- 2024_2025学年新教材高中英语WELCOMEUNITSectionⅡReadingandThi.doc
- 2024_2025学年高中历史专题九当今世界政治格局的多极化趋势测评含解析人民版必修1.docx
- 2024高考生物一轮复习第9单元生物与环境第29讲生态系统的结构和功能教案.docx
- 2024_2025学年新教材高中英语UNIT5LANGUAGESAROUNDTHEWORLDSect.doc
文档评论(0)