EDA_报告.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA_报告

D/A接口实验设计 学院: 忻州师范学院 班级: 电本0803 学号: 200807211162 姓名: 李艳艳 同组成员:温小芳,曹志慧,康钰州 指导老师:任国凤 日期: 2010年05月27日 目 录 一.摘要 二.AD558工作原理……………………………………………………………6 三.设计方案……………………………………………………………7 四. 设计流程…………………………………………………………………….8 五. 心得体会………………………………………………………………………14 六. 参考文献…………………………………………………………………….15 附录……………………………………………………………………………….16 一.摘 要 本说明书首先介绍了A/D558的工作原理,接着简要说明了D/A接口(函数发生器)设计思想和设计方案的确定;然后着重解释了使用VHDL语言设计D/A接口(函数发生器)的具体操作步骤及主要流程。为了更加详细的解释清楚主要流程在本课程设计说明书中还附加了相应仿真波形。最后还附加了实现设计的VHDL源程序。 D/A转换器的功能是把二进制数字信号转换为与其数值成正比的模拟信号。AD558是并行8位D/A转换芯片,应用CPLD可以完成对AD558的控制。CPLD与CPLD结合之后可以完成函数发生器的基本功能:波形输出。要实现这种结合就需要应用VHDL语言完成D/A接口的设计。通过合适的VHDL语言可以完成递增斜波、递减斜波、三角波、递增阶梯波的输出。 关键词:CPLD D/A接口 设计 二.AD558工作原理 A/D转换器和D/A转换器是把微型计算机的应用领域扩展到检测和过程控制的必要装置,是把计算机和生产过程、科学实验过程联系起来的重要桥梁。D/A转换器的功能是把二进制数字信号转换为与其数值成正比的模拟信号。D/A转换器相对于A/D转换器在时序上要求较低。在D/A参数中一个最重要的参数就是分辨率,它是指输入数字量发生单位数码变化时,所对应输出模拟量(电压或电流)的变化量。分辨率是指输入数字量最低有效位为1时,对应输出可分辨的电压变化量ΔU与最大输出电压Um之比。 D/A转换器AD558是EDA实验箱上自带的并行8位D/A转换芯片,它可以把输入的8位数字量转化为0~2.56V的电压量,它与CPLD器件联合使用可以产生几种波形。其芯片管脚外形和内部结构框图分别如图1、图2所示: 图1 AD558芯片管脚外形图 图2 AD558内部结构框图 AD558的真值表如图3所示。由真值表可知:当CS为低电平、CE为电平时,AD558保持上次的转换结果;当CS和CE同时为电平时,通过数据总线D[7..0]读入数据,同时讲转换结果输出。 图3. AD558真值表 三.设计方案 本次D/A接口(函数发生器)的设计中,转换结果是时时输出的。根据对AD558真值表的分析可知:当CE和CS同时置‘0’时AD558的工作模式为时时输出。因此在本次设计中我只需要将CE和CS同时置‘0’即可。根据对AD558功能的分析可知:利用VHDL语言编写源程序通过CPLD完成对AD558的控制,并与AD558结合可以完成四种波形的产生。 具体设计方案如下:利用VHDL语言设计0~255循环加法计数器、255~0循环减法计数器、0~128~0循环加减计数器、0~224等梯度循环加法计数器便可分别完成递增斜波、递减斜波、三角波、递增阶梯波的输出。每个计数器还设计了片选端和清零端。当清零端为0时计数器恢复为初始状态。为了实现输出波形模式的选择,在本次设计中我使用了一个四选一选择器:输入为2位逻辑数组输出为4个一位逻辑量。每一种输入状态对于于一种输出状态,每个状态有且仅有一位为1,其余3位皆为0,每个输出量与一种计数器的片选端相连接,即每个输入状态都只选中一种输出状态。以上即为本次D/A接口(函数发生器)的主要设计方案。 四.设计流程 1.启动软件MAX+plus II。 2.在VHDL语言编辑框中依次输入分频器、四选一选择器、循环加法计数器等4钟计数器、七段译码器等功能模块的VHDL语言源程序。输入完成之后单击保存图标并输入相应的文件名。保存之后即可对源程序进行编译。如果编译成功则源程序完全正确,否则应该返回到出错处改正错误直至编译成功为止。 3.编译成功之后选中源程序依次单击File、NEW、create/update、create symbol file for current file打包成相应的模块生产元器件。本次设计中对顶层文件采取原理图输入法,利用前期设计的各模块的元器件图连接成整体电路图。修改设计直至编译成功为止。 总电路原理图 递增斜波仿真波形 递减斜波仿真波形 三角波仿真波形(上.下) 阶梯波仿真波形 4选择1

文档评论(0)

ranfand + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档