- 1、本文档共14页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ad9833产生正弦波使用说明
* * 工作汇报 宋 宁 2011.10.11 * * 目录 研究工作及进展 研究现状 研究内容 实现方案 已做工作 时间安排 * * 研究工作及进展 研究工作及进展——频率源 目前工作 配置新买的MSP430仿真器,然后烧了一个自己编写的开关机程序,已经运行成功;下一步就是编写一个AD9833产生正弦波的程序,最近在看它的数据手册和一些网上的例程; 所使用的芯片 AD9833型可编程波形发生器是一款为各种需要得到高精度正弦波、三角波、方波信号的应用而设计的器件,该器件采用第三代频率合成技术——直接数字频率合成技术,以“相位”的概念进行频率合成,不仅可以产生不同频率的正弦波,而且可以控制波彤的初始相位,还可以产生三角波和方波。 * * 研究现状 传统方法 传统的频率合成器有直接频率合成器和锁相环两种。直接频率合成方法但由于锁相环式频率合成器具有很好的窄带跟踪特性。 直接频率合成方法优势,劣势: 具有频率转换时间短、噪声性能好等优点。采用大量的倍频、分频、混频和滤波环节,导致直接频率合成器的结构复杂、体积庞大。 锁相环合成方法优势,劣势: 可以很好地选择所需频率信号,抑制杂散分量,并且避免了大量的滤波器,有利于集成化和小型化。但由于锁相环本身是一个惰性环节,锁定时间较长,故频率转换时间较长。除此之外,由模拟方法合成的正弦波的参数都很难控制。 * * 研究现状(二) DDS 优势: 相对带宽很宽,频率转换时间极短(可小于20ns),频率分辨率很高(典型值为0.001Hz),全数字化结构便于集成,输出相位连续,频率、相位和幅度均可实现程控。 劣势: 由于集成电路器件的速度限制,目前DDS 的上限频率还不能做得很高。 * * 研究内容 结构框图(耦合?VDD/CAP?) * * 实现方案(一) SPI协议 SCLK — Serial Clock (output from master) MOSI/SIMO — Master Output, Slave Input (output from master) MISO/SOMI — Master Input, Slave Output (output from slave) SS —?Slave Select(active low; output from master) Example: AD9833 从进主出 , AD7980 主进从出 * * 实现方案(二) 正常SPI串行时序 * * 实现方案(三) AD9833 AD933的核心是28位的相位累加器,它由加法器和相位寄存器组成,每来1个时钟,相位寄存器以步长增加,相位寄存器的输出与相位控制字相加后输入到正弦查询表地址中。 查询表把输入的地址相位信息映射成正弦波幅度的数字量信号,去DAC输出模拟量,相位寄存器每经过228/M个MCLK时钟后回到初始状态,相应地正弦查询表经过一个循环回到初始位置,这样就输出了一个正弦波。输出正弦波频率为:fOUT=M(fMCLK/228)其中,M为频率控制字,由外部编程给定,其范围为0≤M≤228-1。 如果相位增量大,相位积蓄者将通过正弦查询表加快所以产生高频率正弦波。如果相位增量小,相位积蓄将经过更多步骤,因此产生较慢的波形。 串行时序(比较正常SPI?) * * 实现方案(四) AD9833控制寄存器 供用户设置所需的功能。除模式选择位外,其他所有控制位均在内部时钟MCLK的下沿被AD9833读取并动作。 要更改AD9833控制寄存器的内容,D15和D14位必须均为0。 简单来说,DB1 = 1, Triangle; DB1 = 0,Sine DB5 = 1,DAC的MSB/2或MSB; DB5 = 0, 输出DAC * * 频率相位寄存器的操作 AD9833包含2个频率寄存器和2个相位寄存器,其模拟输出为 fMCLK/228×FREQEG 其中:FREQEG为所选频率寄存器中的频率字,该信号会被移相: 2π/4096×PHASEREC 其中,PHASEREC为所选相位寄存器中的相位字。 频率相位寄存器: 参见Table 6 ,Table7 实现方案(五) * * 写频率寄存器 DDS输出频率是由MCLK频率的分频来表示的,MCLK决定的是频率精确性和相位噪声 在写频率寄存器之前需要写控制寄存器 Example:写0xFFFC000到FREQ0 Register Example2: Writing 0x3FFF 写Ox3FFF to the 14
文档评论(0)