第二章图象采集 - Read.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第二章图象采集 - Read

图 像 采 集 第二章 图象采集 木章详细介绍了图像采集芯片SAA7111的原理和初始化设置,并通 过CPL。实现将模拟图像数字化后存放在特定帧存储器中,为后继的图像 处理提供源数字图像。 2., 图像采集芯片SAA7111概述 一般采集彩色图像,首先要进行视频解码,即把复合的视频信号分 解成亮度信号和两个色差信号,各个分量在独立进行量化,传统的模拟 电路的亮度分量存在着如下两个缺点: . 模拟的亮色分离电路一般采用带通滤波器和陷波器,但模拟滤 波器结构复杂,调整较繁,相频特性不理想,常使亮色分离不干净,而 且带宽受限制,难以达到高保真的效果。 . 锁相电路设计有一定难度,信源送来的行场同步都有抖动,有 时还会失同步。锁相电路应能跟上行同步,并且输出的抖动要小,因为 实际的视频采样系统中,为了使后级的处理简单,往往需要采样时钟与 行频锁相,形成所谓的行频锁相视频采样,以使得到的样点为行正交结 构。另外,解码器中还有恢复副载波信号来解调色差信号,恢复色副载 波的频率和相位的准确度直接影响解调的质量。因此,解码器系统中, 锁相系统要能完成多种频率的高精度锁相。 SAA7111是Phil加s公司推出的可编程视频输入处理芯片,它利用复 合电视信号频谱交错的特点,采用数字式梳状滤波器实现高精度亮色信 号分离。基于离散时1司振荡器DTO(DiscreteTimeOscillator)的PLL 技术能方便的提供各种频率的高精度锁相。 视频信号中除了包含图像信号以外,还包括了行同步信号、行消隐信 号、场同步信号、场消隐信号以及槽脉冲信号、前后均衡脉冲等。因此 对视频信号进行A/D转换的电路也非常复杂,SAA7111将这些非常复杂的 视频A/D转换电路集成到一块芯片内,为视频信号的数字化应用提供了 极大的方便。 SAA7111采用CMOS工艺,SAA7111通过简洁的IIC总线与其41b.器件 基于。SI〕的图像采集、处理和无线传输 张松 如〔计算机和嵌入式芯片)连接可方便的构成图像采集的开发系统。 SAA7111内部包含两路模拟处理通道,可以选择视频源 (如CVBS,Y/C) 并可抗混叠滤波,同时还可以进行模数变换、自动嵌位、自动增益控制、 时钟产生、多制式解码等,另外还可以对模拟输入控制、亮度、对比度 和饱和度和数据输出格式进行控制。SAA7111芯片内的场同步信号VREF, 行同步信号HREF、时钟参考输出LLC2、象素时钟信号CREF都由芯片引 脚直接引出,从而省去了时钟同步电路的设计,系统内部锁相环技术的 集成使得可靠性有了很大的提高,并极大的降低了设计的复杂度。所以 在本系统中采用SAA7111作为视频采集芯片。 2.1.1SAA7111的主要特点 . 具有四路模拟输入和内部模拟信号源选择,如 (4*CVBS,2*Y/C)或 者 (2*CVBS,1*Y/C) . 具有两路模拟预处理通道 . 对所选择的CVBS或Y/C通道可以编程为静态增益控制或自动增益控 制 . 可进行白峰控制 . 带有两路内置的模拟抗混叠滤波器 . 内含两个8位的A/D转换器 . 内含片内时钟发生器 . 具有梳状滤波器功能 . 行锁定系统时钟频率 . 具有数字PLL,可以用来进行行同步处理和时钟发生 . 所有不同的制式标准只需同一频率的晶振 (24.576MHz) . 可进行行场同步的检测 . 自动进行50/60Hz场频的检测,自动进行标准PAL制式和NTSC制式 之间的转换 . 可对各种制式的视频信号的亮度和色度进行处理,这些制式包括PAL BGHI,PALN,PALM,NTSCM、NTSCN和NTSC4.43 . 用户可编程进行亮度峰值控制和镜头孔径修正

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档