基本组合电路.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《EDA技术》试验 试验一 基本组合电路设计 系: 电气与电子工程系 专业: 电子信息工程 指导教师: 梁成武 赵红梅 姓名: 李广哲 学号: 093409133 报告上交时间: 2012年 3月 14日 一、实验目的 1、熟悉QuartusⅡ的VHDL文本设计流程,学习简单组合电路的设计、多层次电路设计、仿真和硬件测试。 2、按要求设计多路数据选择器并进行仿真和硬件测试。 二、实验设备(环境)及要求 1、装有QuartusⅡ的计算机一台。 2、Cyclone Ⅱ EP2C35F484C8实验箱一个。 3、专用USB数据线一根。 三、实验原理与步骤 1、2选1多路选择器,通过控制高低电平来控制输出端,所以在编写VHDL程序时,应该选用if选择语句来控制输出。 启动QuartusⅡ,弹出窗口“Getting Started With QuartusⅡ Software”,关闭该窗口。在File菜单下选择New,在弹出的窗口中选择VHDL File,点击OK。在新建的Vhdl1.vhd中输入程序,点击保存,弹出另存为窗口。在另存为窗口中,选择要保存位置:“G:\eda_work\093409152\mux21a”,将文件名修改为mux21a,点击保存。弹出窗口“Do you want to create a new project with this file?”单击否。在File菜单下选择“New Project Wizard”。在弹出窗口中点击“Next”,单击新弹出窗口中的“What is the name of this project?”后的文本框后的“...”,在弹出的“Select File”中找到刚才保存的后缀名为.vhd的文件,点击打开。点击“Next”。点击File name后的“...”,在弹出的“Select File”中找到刚才保存的后缀名为.vhd的文件,点击打开。点击“Next”。在新弹出窗口中的“Device family”中选择“Cyclone Ⅱ”,在“Show in Availiable devicelist”中的Package选择FBGA,Pin count选择484,Speed grate选择8,在Available device中选择EP2C35F484C8,点击Next,点击Finish。点击Start Compilation运行程序。程序运行完毕,弹出警告,忽视。点击File菜单下的New选项,选择Vector Waveform File,点击OK。在弹出的Waveform1.vwf中Name下的空白处双击,在弹出的Insert Node or Bus中点击Node Finder...,点击List,点击将结点全部添加,点击OK。修改端口的输入波形,保存文件,点击Start Simulation进行波形仿真。仿真成功后,点击Pin Planner,在Direction中进行引脚设置,引脚通过实验手册可以查询。设置完毕后关闭该窗口,再次运行程序。程序运行无误,点击Programmer。在弹出窗口中点击Hardware Setup,选择USB,双击。点击Add File,添加需要的.sof文件,点击Start。 3、主要函数:ENTITY,ARCHITECTURE,IF。 ENTITY为实体,用来描述电路的所有输入输出引脚。 ARCHITECTURE为构造体,用来描述电路行为和实现功能。 IF语句用来判断输出结果与输入的关系。 4、源程序清单以及注释 1 --------------------------------------- 2 LIBRARY ieee; 3 USE ieee.std_logic_1164.all; 4 --------------------------------------- 5 ENTITY mux21a IS 6 PORT ( a, b, s: IN BIT; 7 y : OUT BIT ); 8 END ENTITY mux21a; 9 ---------------------------------------- 10 ARCHITECTURE one OF mux21a ISs 11 BEGIN 12 PROCESS (a,b,s) 13 BEGIN 14 IF s = 0 THEN y = a ; 15 ELSE y = b ; 16 END IF; 17 END PROCESS; 18 END ARCHITECTURE one ; 19 ---------------------

文档评论(0)

0520 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档