多功能数字钟——分频振荡.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
多功能数字钟——分频振荡

南通大学 电子电路综合实验报告 项 目: 多功能数字钟 摘 要 数字钟是一种用数字电路技术实现日、时、分、秒计时的装置,与传统的机械式时钟相比,具有更高的准确性和直观性,且无机械传动装置,具有更更长的使用寿命,因此得到了广泛的使用。小到人们日常生活中的电子手表,大到车站、码头、机场等公共场所的大型数显电子钟。 本课程设计要用通过简单的逻辑芯片实现数字时钟。要点在于用555芯片连接成输出一秒的多谐振荡器用于时钟的秒脉冲,用74LS90(10进制计数器)74LS192(4位二进制计数器)等连接成60和12进制的计数器,再通过七段数码管显示,外加上校时电路和整点报时电路即构成了简单数字钟。扩展电路可实现定点报时功能。 目 录 1设计任务和功能要求 4 1.1设计任务与目的 5 1.2设计步骤与要求 5 2总体设计概要 5 3单元电路设计 7 3.1振荡器电路 7 3.2分频器电路 8 3.3 时间计时单元的设计 10 3.4译码与显示电路的设计 11 3.6校时电路的设计 12 3.7整体仿真 15 4.测试结果分析 15 5主要芯片介绍 15 5.2 555定时器 17 5.3面包板 18 6.设计过程中出现的问题 20 7.实验用到的器件 20 1设计任务和功能要求 1.1设计任务与目的 基本功能 以数字形式显示时、分、秒的时间,小时计数器的计时要求为“12翻1”。要求手动快校时、快校分或慢校时、慢校分。 扩展功能(其电路尽可能不与前述电路相同) 闹铃功能 仿广播电台整点报时 报整点时数 设计目的 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路 。因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法。 1.2设计步骤与要求 ① 拟定数字钟电路的组成框图,要求电路的基本功能与扩展功能同时实现,使用的器件少,成本低; ② 设计并安装各单元电路,要求布线整齐、美观,便于级联与调试; ③ 测试数字钟系统的逻辑功能,同时满足基本功能与扩展功能的要求; ④ 画出数字钟系统的整机逻辑电路图; ⑤ 写出设计性实验报告。 2总体设计概要 数字钟主要分为数码显示器、60进制和24进制计数器、秒脉冲产生电路、校时和报时这几个部分。数字钟要完成显示需要6个数码管,八段的数码管需要译码器械才能显示,然后要实现时、分、秒的计时需要60进制计数器和24进制计数器,在仿真软件中发生信号可以用函数发生器仿真,频率可以随意调整。60进制可由10进制和6进制的计数器串联而成,24进制可由4进制和2进制的计数器串联而成。计数部分再将输出信号送给译码器和BCD数码管构成的显示电路,即可进行时间的输出。 频率振荡器可以由晶体振荡器分频来提供,也可以由555定时来产生脉冲并分频为1HZ。但定位于测试时的简便,和检查时的方便特把555定时器的频率调为1013HZ。在实际仿真时,直接用555时基电路产生1HZ时钟脉冲供计数电路使用。 有了基本的计时电路后,再用门电路与相关开关、喇叭构成具有报时和调时功能的扩展电路,基本设计框图如图1 所示。 图1 数字钟电路系统的组成方框图 本人负责的是振荡和分频电路部分 3单元电路设计 方案一: 3.1振荡器电路 振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度。一般来说,振荡器的频率越高,计时精度越高。 本课程设计采取用555定时器构成的多谐振荡器。由555定时器和外接元件R1、R2、C1构成多谐振荡器,脚2与脚6直接相连,如图所示。电路没有稳态,仅存在两个暂稳态,电路亦不需要外加触发信号,利用电源通过R1、R2向C充电,以及C通过R2向放电端 Ct 放电,使电路产生振荡。输出信号的时间参数是: T=tw1+tw2, tw1=0.7(R1+R2)C , tw2=0.7R2C 电路参数计算 本次课程设计要求用555定时器实现一产生1Hz的时钟脉冲信号,根据公式 fo=1.43/[(R+2R)C]R1为上电阻,R2为下电阻,C为振荡电容. 求得 R1=4K R2=5.1K 输出波形如下: 3.2分频器电路 分频器的功能主要有两个:一是产生标准秒脉冲信号;二是

文档评论(0)

celkhn5460 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档