- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微型计算机原理与接口技术(冯博琴第2版)第2章
主要内容: 微处理器的一般构成及工作原理; 8088微处理器的特点、引脚及结构; 总线的一般概念; §2.1 微型机概述 1.微处理器的功能 2.微处理器的基本组成 1.微处理器的功能 是计算机系统的核心 根据指令实现各种相应的运算 实现数据的暂存 实现与存储器和接口的信息通信 ……. 2.微处理器的一般构成 运算器 控制器 寄存器组 2.1.1 运算器 2.1.1 运算器 2.1.1 运算器 2.1.1 运算器 2.1.1 运算器 2.1.2 控制器 控制器 (1)指令控制 例如指令执行次序:顺序、跳转等 (2)时序控制 指令的执行是一系列动作的组合,在时钟信号严格控制下,来执行这些动作。 如下是取指令过程: T1: PC-MAR,1-R T2: M(MAR)-MDR, T3:MDR-IR 2.1.2 控制器 2.1.2 控制器 2.1.2 控制器 2.2 8088/8086微处理器 8088/8086CPU的特点 8088CPU外部引线及功能; 8088CPU的内部结构和特点; 各内部寄存器的功能; 8088的工作时序。 2.2 8088/8086微处理器 8088和8086 区别: 8088是准16位 8088内部是16位,外部与存储器、I/O的数据总线为8位 而8086内外都是16位 另外有个别细微不同 相同: 其他基本完全相同,为其中一个写的程序可以不加修改的运行在另一个CPU 以后没有特别指出,二者均适用 2.2.1 8088/8086CPU的特点 2.2.1 8088/8086CPU的特点 串行工作方式: 控制器和运算器交替工作,按顺序完成 上述指令执行过程。 并行工作方式(8088采用) 运算器和控制器可同时工作。 串行工作方式 并行工作方式 并行工作方式 2.2.1 8088/8086 CPU的特点 2.对内存空间实行分段管理 8088/8086CPU内寄存器都是16位,最多能产生64K个地址,为提高内存容量(超过64K,到达1MB),采用分段管理的方法。具体后面讲述. 3.支持多处理器系统 最小模式(单处理器) 最大模式(多处理器) 2.2.2 8088CPU的两种工作模式 8088可工作于两种模式下 最小模式 最小模式为单处理器模式,控制信号较少,一般可不必接总线控制器。 最大模式 最大模式为多处理器模式,控制信号较多,须通过总线控制器与总线相连。 两个或多个微处理器(主处理器、协处理器) 最大模式-多处理机 两个或多个微处理器 输入输出协处理器8089 数值运算协处理器8087(用硬件的方法进行数值运算) 2.2.2 8088CPU的两种工作模式 两种模式的选择: MN/MX端状态决定(MIN/MAX)。 MN/MX=0工作于最大模式, MN/MX=1工作于最小模式 最小模式下的连接示意图 最小模式下的连接示意图 最大模式下的连接示意图 最大模式下的连接示意图 2.2.2 8088CPU的引线及功能 引脚定义的方法可大致分为: 每个引脚只传送一种信息(RD等); 引脚电平的高低不同的信号(IO/M 等); CPU工作不同方式有不同名称和定义(WR/LOCK 等); 分时复用引脚(AD7——AD0 等) ; 引脚的输入和输出分别传送不同的信息(RQ/GT) 最小模式下的引线 地址线和数据线: AD7--AD0:低8位地址和数据信号分时复用。在传送地址信号时为单向,传送数据信号时为双向。 A19--A16:高4位地址信号,分时复用。 A15--A8 :输出8位地址信号。 最小模式下的引线 主要的控制和状态信号: WR: 写信号; RD: 读信号; IO/M:为“0”表示访问内存,为“1” 访问接口; DEN: 低电平有效时,允许进行读/写操作; READY:与 TEST 配合,P52 DT/R: 数据传送方向 ALE: 地址锁存信号。 SS0:系统状态输出,与DT/R、 IO/M 配合,附录B.1 例:当SS0=0 WR=1,RD=0,IO/M=0时 表示CPU当前正在进行读存储器操作 最小模式下的引线 主要的控制和状态信号: INTR:可屏蔽中断请求输入端 NMI:非屏蔽中断请求输入端 INTA:中断响应输出端 最小模式下的引线 总线保持信号 HOLD:总线保持请求信号输入端。当CPU 以外的其他设备要求占用总线时, 通过该引脚向CPU发出请求。 HLDA:总线保持响应信号输出端。CPU对 HOLD信号的响应信号。 最小模式下的引线 CLK: 时钟 ,8088的4.77MHz Vcc: 5V电源 GND:地 复位REST 最小模式下的引线 实际系统还要注意:
您可能关注的文档
最近下载
- 高职入学考试英语复习指导丛书—语法专项训练教学课件(第四章数词).pptx VIP
- 2025年秋统编版语文三年级上册全册教学课件(课标版).pptx
- 2025年最新人教版小学二年级数学上册教学计划及进度表(新课标,新教材).docx
- 小区监控系统设计方案.pptx VIP
- 丹方模拟器1.32(新增龙宫草药)(1).xlsx VIP
- 等一朵花开读书分享PPT.pptx VIP
- 2012国际严重脓毒症和脓毒症休克治疗指南(SSC)..doc VIP
- 【免费】小学一年级数学“凑十法”练习题100道 .pdf VIP
- 幼儿园装修工程实施方案(模板范文).docx
- 高中物理必修二学历案.docx VIP
文档评论(0)