MAX10FPGA信号完整性设计指南.PDFVIP

  • 67
  • 0
  • 约3.38万字
  • 约 17页
  • 2017-07-22 发布于安徽
  • 举报
MAX 10 FPGA 信号完整性设计指南 2015.11.02 M10-SIDG 订阅 反馈 如果不解决进出FPGA 的信号的完整性问题,那么当今复杂的FPGA 系统设计就是不完整的。同 步开关噪声 (SSN)所导致的信号失真通常会致使信号完整性降低,从而降低系统的噪声容限。 ® 为避免信号完整性的问题,Altera 建议您遵循MAX 10 器件的设计考量,I/O 布局指南和电路板 设计指南,包括: • I/O 布局规则 • 电压参考I/O 标准 • 高速LVDS ,锁相环(PLL)和时钟 • 外部存储器接口 • 模拟到数字转换器 Altera 建议在PCB 布局前,在您的FPGA 设计中提前执行SSN 分析。 定义 本章节所使用的术语

文档评论(0)

1亿VIP精品文档

相关文档