- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
李思辉_EDA课程设计
东 北 石 油 大 学
课 程 设 计
2011年 3 月11日
东北石油大学课程设计任务书
课程 EDA技术课程设计
题目 数字频率计专业 姓名 学号
主要内容、基本要求、主要参考资料等
主要内容:
数字频率计是直接用十进制数字来显示被测信号频率的一种测量装置。在测量其他物理量如转速、振动频率等方面获得广泛应用。一个频率范围是0(999999Hz能测量方波信号的频率的频率计设计。
基本要求:1、设计一个能测量方波信号的频率的频率计。
2、测量的频率范围是0(999999Hz。
3、结果用十进制数显示。主要参考资料:
[1] 潘松著.EDA技术实用教程(第二版). 北京:科学出版社,2005[2] 康华光主编电子技术基础 模拟部分 北京:高教出版社[3] 阎石主编数字电子技术基础 北京:高教出版社
完成期限
指导教师
专业负责人 年 月日library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity jishu75 is
port(clk,rst,en:in std_logic;
cq:out std_logic_vector(7 downto 0);
cout:out std_logic);
end jishu75;
architecture behav of jishu75 is
begin
process(clk,rst,en)
variable cqi:std_logic_vector(7 downto 0);
begin
if rst=1 then cqi:=(others=0);
elsif clkevent and clk=1 then
if en=1 then
if cqi74 then cqi:=cqi+1;
else cqi:=(others=0);
end if;
end if;
end if;
if cqi=74 then cout=1;
else cout=0;
end if;
cq=cqi;
end process;
end behav;
编译成功后生成元件图如下:
图8
(2)11进制计数器的程序如下:
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity jishu11 is
port(clk,rst,en:in std_logic;
cq:out std_logic_vector(3 downto 0);
cout:out std_logic);
end jishu11;
architecture behav of jishu11 is
begin
process(clk,rst,en)
variable cqi:std_logic_vector(3 downto 0);
begin
if rst=1 then cqi:=(others=0);
elsif clkevent and clk=1 then
if en=1 then
if cqi10 then cqi:=cqi+1;
else cqi:=(others=0);
end if;
end if;
end if;
if cqi=10 then cout=1;
else cout=0;
end if;
cq=cqi;
end process;
end behav;
编译成功后生成元件图如下:
图9
2).D触发器的设计
其程序如下:
library ieee;
use ieee.std_logic_1164.all;
entity reg_2 is
port(clk,d:in std_logic;
q:out std_logic);
end reg_2;
architecture behav of reg_2 is
signal q1:std_logic;
begin
process(clk)
begin
if clkevent and clk=1 then
q1=d;
end if;
end process;
q=q1;
end behav;
编译成功后生成如下元件图:
图10
将生成的75进制计数器、11进制计数器、10进制计数器和非门按下图连接来得到1S高电平门闸信号。
图11
将其电路图进行仿真,其仿真波形如下:
图12
对照其仿真波形,其输出门闸信号高电平为1S,符合设计,将其电路生成如下元件图,以便顶层调用。
图13
2).控制信号发生
您可能关注的文档
最近下载
- 静配中心-高警示药品管理考核试题(附答案).docx VIP
- 静配中心-高警示药品管理考核试题.docx VIP
- 静配中心药品日常管理考核试题(+答案解析).docx VIP
- 雷克萨斯-Lexus IS-产品使用说明书-IS300-ASE30L-AEZLZC-LEXUS雷克萨斯IS300OM53D87C_01-1705-00.pdf VIP
- 静配中心药品日常管理考核试题及答案.docx VIP
- 静配中心业务知识考核试题题库及答案.docx VIP
- 人物细节描写课件.pptx VIP
- 精准医疗与传统治疗比较.docx VIP
- 静配中心考试题库和答案.docx VIP
- 西雅图中央图书馆案例分析.pdf VIP
文档评论(0)