数字电路基础知识(PPT_149页).pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路基础知识(PPT_149页)

数字电路的基础知识;模拟信号:;研究模拟信号时,我们注重电路输入、输出信号间的大小、相位关系。相应的电子电路就是模拟电路,包括交直流放大器、滤波器、信号发生器等。;数字信号:;研究数字电路时注重电路输出、输入间的逻辑关系,因此不能采用模拟电路的分析方法。主要的工具是逻辑代数,电路的功能用真值表、逻辑表达式及波形图表示。;第二章 门电路和组合逻辑电路;§ 2.1 概述; Vi;R1;§ 2.2 分离元件门电路 ;“与”逻辑;F=A?B?C; 二、二极管或门;“或”逻辑;F=A+B+C;R1;“非”逻辑;逻辑式;R1; 几种常用的逻辑关系逻辑;;分离元件门电路缺点;§ 2.3 TTL集成门电路;+5V;+5V;+5V;+5V;2、输入全为高电平(3.4V)时;1、电压传输特性;u0(V);(1)输出高电平UOH、输出低电平UOL;2、输入、输出负载特性;+5V;前级输出为 低电平时;关于电流的技术参数;(2)扇出系数:;+5V;输出低电平时,流入前级的电流(灌电流):;1、悬空的输入端相当于接高电平。;(3)平均传输时间;三、 其它类型的TTL门电路(三态门);+5V;+5V;;;E1;§ 2.4 MOS门电路; 一、场效应晶体管;1、 绝缘栅场效应管:;P;N;P沟道耗尽型;(2)MOS管的工作原理;P;P;P;P;P;(3)增强型N沟道MOS管的特性曲线;输出特性曲线;二、 NMOS门电路 1、NMOS“非”门电路;ui;2、”与非”门电路;2、”或非”门电路;三、 CMOS反相器(互补对称);UCC;UCC;2、“与非”门电路(略) 3、“或非”门电路(略);三、CMOS电路的优点;§2.5 逻辑代数;1、几种基本的逻辑运算;2、逻辑代数的基本定律;(2)基本代数规律;(3)吸收规则;b.反变量的吸收:;c.混合变量的吸收:;(4) 反演定理:;二、 逻辑函数的表示法;请注意;2、逻辑函数式;逻辑相邻;3、卡诺图:;A;AB;有时为了方便,用二进制对应的十进制表示单元编号。;AB;4、逻辑图:; 三、逻辑函数的化简;例:;?;2、利用卡诺图化简:;A;A;利用卡诺图化简的规则:;AB;(2)先找面积尽量大的组合进行化简,可以减少每项的因子数。;例:化简;例:化简;例:已知真值表如图,用卡诺图化简。;A;§2.6 组合逻辑电路分析 ;例:分析下图的逻辑功能。 ;真值表;例:分析下图的逻辑功能。 ;真值表;例:分析下图的逻辑功能。 ;2;§2.7 组合逻辑电路设计;例:设计三人表决电路(A、B、C)。每人一个按键,如果同意则按下,不同意则不按。结果用指示灯表示,多数同意时指示灯亮,否则不亮。;逻辑状态表;用卡诺图化简;4、根据逻辑表达式画出逻辑图。;;§2.8 几种常用的组合逻辑组件 常用的组合部件的种类很多,如加法器、译码器、编码器、数据选择器、比较器、奇偶发生器及校验器等。它们应用很广泛,都由中规模集成产品。 一、加法器(它是计算机系统的基本部件之一);加法运算的基本规则:;(1)半加器:;真值表;=1;(2)全加器:;1;1; 全加器的和是半加器S与前级进位Cn-1的异或逻辑,因此可用两个半加器组成一个全加器。 用半加器1先得出半加和S,再将S与低位进位Cn-1输入半加器2,半加器2的本位和输出即为全加和Sn。 另外把两个半加器的进位输出用一个或门进行或运算,即得到全加进位信号Cn。;半加器; 全加器SN74LS183的管脚图;应用举例:用一片SN74LS183构成两位串行进位全加器。;其它组件:;二、 编码器;例:用与非门组成三位二进制编码器;真值表 ;I1;(2)二---十进制编码器;;逻辑图略;;三、译码器;例如: 3/8译码器译码过程 :输入为一组三位 二进制,译成对应的八个???出信号。 a.列出译码器的状态表 设ABC每个输出代表一种组合。 b.由状态表写出逻辑式 c.由逻辑式画出逻辑图;;74LS139的功能表;74LS139管脚图;例:利用线译码器分时将采样数据送入计算机。;00;(2)显示译码器;常用的显示器件有: 半导体数码管、液晶数码管和荧光数码管。 半导体数码管(LED): PN结(按分段式封装而成) 工作电压:1.5~3.0V 工作电流:几毫安到几十毫安 ;显示器件:;显示器件:;显示译码器:;功能表(简表);74LS49与七段显示器件的连接:;本章小结: 1、掌握与门、非门、与非门和异或门的逻辑功能,了解TTL与非门及其电压传输特性和主要参数,了解CMOS门电路的特点,了解三态门的概念。 2、掌握逻辑代数的基本运算法则和应用逻辑代数分析和设计简单的组合逻辑电路。 3、了

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档