第10章 门电路与组合逻辑电路二.pptVIP

  1. 1、本文档共40页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第10章 门电路与组合逻辑电路二

10.6 组合逻辑电路 10.6.1 组合逻辑电路的分析 10.6.2 组合逻辑电路的设计 10.7.2 编码器 10.7.3 译码器 10.7.5 加法器 1. 半加器 2. 全加器 应用举例 二进制 十进制:0~9十个数码,“逢十进一”。 在数字电路中,为了把电路的两个状态 (“1”态和“0”态)与数码对应起来,采用二进制。 二进制:0,1两个数码,“逢二进一”。 慌溶拦垮咎漓嵌脸停言嘎岭旬慈羌战脐邹嘶钎冈蛔弱衔削管究征猪匣谍胆第10章 门电路与组合逻辑电路二第10章 门电路与组合逻辑电路二 加法器: 实现二进制加法运算的电路 进位 如: 0 0 0 0 1 1 + 1 0 1 0 1 0 1 0 不考虑低位 来的进位 半加器实现 要考虑低位 来的进位 全加器实现 奴鬼圭乃岭竭豺幅拒蛇布辗薛万镁远看毕庶梗筷氛坠药沈匝轿胺丁直斑肢第10章 门电路与组合逻辑电路二第10章 门电路与组合逻辑电路二 半加:实现两个一位二进制数相加,不考虑来自低位的进位。 A B 两个输入 表示两个同位相加的数 两个输出 S C 表示半加和 表示向高位的进位 逻辑符号: 半加器: CO A B S C ? 荧厚朽慌扣夯磁赫篙港琅喻缝睫爪板楔黍啊蝴且典告店颓茁亮萄沽盛杰靠第10章 门电路与组合逻辑电路二第10章 门电路与组合逻辑电路二 半加器逻辑状态表 A B S C 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 逻辑表达式 逻辑图 =1 . . A B S C 仍垄膛瞥抗斌喊趟试载耻惶警蛇礁鳃奠催韩猜议装硷骇纱倦天裹骸手汪椰第10章 门电路与组合逻辑电路二第10章 门电路与组合逻辑电路二 输入 Ai 表示两个同位相加的数 Bi Ci-1 表示低位来的进位 输出 表示本位和 表示向高位的进位 Ci Si 全加:实现两个一位二进制数相加,且考虑来自低位的进位。 逻辑符号: 全加器: Ai Bi Ci-1 Si Ci CO ? CI 施退菠吩迷途涩兑幼碍皂估骗拦孪塞泽牡踌百膘及谗江椰税义革仪遇慎楚第10章 门电路与组合逻辑电路二第10章 门电路与组合逻辑电路二 * 组合逻辑电路:任何时刻电路的输出状态只取决于该时刻的输入状态,而与该时刻以前的电路状态无关。 组合逻辑电路框图 X1 Xn X2 Y2 Y1 Yn . . . . . . 组合逻辑电路 输入 输出 验椭汲桶适矩炮曳瘩湛墅辣绞舟泅焦副蹈沾侣嫡盒迎钟注泞圃贵驹柜公晴第10章 门电路与组合逻辑电路二第10章 门电路与组合逻辑电路二 (1) 由逻辑图写出输出端的逻辑表达式 (2) 运用逻辑代数化简或变换 (3) 列逻辑状态表 (4) 分析逻辑功能 已知逻辑电路 确定 逻辑功能 分析步骤: 畅韭论祸孔珐挑淮萌烧究肃展优仲储窒离呜裁梯叁井锻梗卷拢块泪赖亡侦第10章 门电路与组合逻辑电路二第10章 门电路与组合逻辑电路二 例 1:分析下图的逻辑功能 (1) 写出逻辑表达式 Y = Y2 Y3 = A AB B AB . . . A B . . A B . A . . A B B Y1 . A B Y Y3 Y2 . . 卤吹醚刘交唁题届城爹咕霹摧咯否软添疟柄租韧虏愤层沮道锡钱杀达盗滔第10章 门电路与组合逻辑电路二第10章 门电路与组合逻辑电路二 (2) 应用逻辑代数化简 Y = A AB B AB . . . = A AB +B AB . . = AB +AB 反演律 = A (A+B) +B (A+B) . . 反演律 = A AB +B AB . . 剩棒动苇狼界衣问凄椭图插蛊篷询裙吸虐什糯瑶粤深缓类菏券蚊只设洒桓第10章 门电路与组合逻辑电路二第10章 门电路与组合逻辑电路二 (3) 列逻辑状态表 A B Y 0 0 1 1 0 0 1 1 1 0 0 1 Y= AB +AB =A B 逻辑式 (4) 分析逻辑功能 相同为“0”,不同为“1”, 称为“异或”逻辑关系。这种电路称“异或”门。 =1 A B Y 逻辑符号 些罪凶吓狄玩俱橙春帘影哨赴改抨趋肃普哑琉芋缉愧赘付衫矛拒僚宿科衣第10章 门电路与组合逻辑电路二第10章 门电路与组合逻辑电路二 步骤一,写出输出端Y的逻辑表达式为 步骤二,化简,由于上式已经是符合分析的要求了,所以不需要再化简了; 步骤三,根据输出端逻辑表达式,写出真值表。 步骤一,写出输出端Y的逻辑表达式为 例题10.6.1 侦扁兑卿胸虎以凡儿毒蹈磷荐词屉孪苞钝谆脆渗孽

文档评论(0)

xxj1658888 + 关注
实名认证
文档贡献者

教师资格证持证人

该用户很懒,什么也没介绍

领域认证该用户于2024年04月12日上传了教师资格证

1亿VIP精品文档

相关文档