- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术使用教程第四版课件第六章.ppt
步骤7:编程下载 (1) 下载方式设定。 图6-18 设置编程下载方式 在编程窗打开 的情况下选择 下载方式设置 选择此项下 载方式 步骤7:编程下载 (1) 下载方式设定。 图4-18 设置编程下载方式 (2) 下载。 图6-19 向EF1K30下载配置文件 下载(配置) 成功! * * EDA技术实用教程 第6章 原理图输入设计方法 6.1 1位全加器设计向导 6.1.1 基本设计步骤 步骤1:为本项工程设计建立文件夹 注意: 文件夹名不能用中文,且不可带空格。 为设计全加器 新建一个文 件夹作工作库 文件夹名取为 My_prjct 注意,不可 用中文! 步骤2:输入设计项目和存盘 图4-1 进入MAX+plusII,建立一个新的设计文件 使用原理图输入 方法设计,必须 选择打开原理图 编辑器 新建一个设 计文件 图6-2 元件输入对话框 首先在这里用鼠标 右键产生此窗,并 选择“Enter Symbol” 输入一个元件 然后用鼠标双 击这基本硬件库 这是基本硬件库 中的各种逻辑元件 也可在这里输入 元件名,如2输 入与门AND2,输 出引脚: OUTPUT 图6-3 将所需元件全部调入原理图编辑窗 连接好的原理图 输出引脚: OUTPUT 输入引脚: INPUT 将他们连接 成半加器 图6-4 连接好原理图并存盘 首先点击这里 文件名取为: h_adder.gdf 注意,要存在 自己建立的 文件夹中 步骤3:将设计项目设置成工程文件(PROJECT) 图6-5 将当前设计文件设置成工程文件 首先点击这里 然后选择此项, 将当前的原理图 设计文件设置成 工程 最后注意此路 径指向的改变 注意,此路径指 向当前的工程! 步骤4:选择目标器件并编译 图6-6 选择最后实现本项设计的目标器件 首先选择这里 器件系列选择 窗,选择ACEX1K 系列 根据实验板上的 目标器件型号选 择,如选EP1K30 注意,首先消去 这里的勾,以便 使所有速度级别 的器件都能显示 出来 图6-7 对工程文件进行编译、综合和适配等操作 选择编译器 编译窗 消去Quartus适配操作 选择此项 消去这里的勾 完成编译! 步骤5:时序仿真 (1) 建立波形文件。 首先选择此项, 为仿真测试新 建一个文件 选择波形 编辑器文件 (2) 输入信号节点。 图6-8 从SNF文件中输入设计文件的信号节点 从SNF文件中 输入设计文件 的信号节点 点击“LIST” SNF文件中 的信号节点 图6-9 列出并选择需要观察的信号节点 用此键选择左窗 中需要的信号 进入右窗 最后点击“OK” 图4-9 列出并选择需要观察的信号节点 (3) 设置波形参量。 图6-10 在Options菜单中消去网格对齐Snap to Grid的选择(消去对勾) 消去这里的勾, 以便方便设置 输入电平 (4) 设定仿真时间。 图6-11 设定仿真时间 选择END TIME 调整仿真时间 区域。 选择60微秒 比较合适 (5) 加上输入信号。 图6-12 为输入信号设定必要的测试电平或数据 (6) 波形文件存盘。 图6-13 保存仿真波形文件 用此键改变仿真 区域坐标到合适 位置。 点击‘1’,使拖黑 的电平为高电平 (7) 运行仿真器。 图6-14 运行仿真器 选择仿真器 运行仿真器 (8) 观察分析半加器仿真波形。 图6-15 半加器h_adder.gdf的仿真波形 (9) 为了精确测量半加器输入与输出波形间的延时量,可打开时序分析器. 图6-16 打开延时时序分析窗 选择时序分析器 输入输出 时间延迟 (10) 包装元件入库。 选择菜单“File”→“Open”,在“Open”对话框中选择原理图编辑文件选项“Graphic Editor Files”,然后选择h_adder.gdf,重新打开半加器设计文件,然后选择如图4-5中“File”菜单的“Create Default Symbol”项,将当前文件变成了一个包装好的单一元件(Symbol),并被放置在工程路径指定的目录中以备后用。 步骤6:引脚锁定 可选择键8作为半 加器的输入“a” 选择实验电路结构图6 选择键8作为半加 器的输入“b” 可选择发光管8 作为半加器的 进位输出“co” 可选择发光管8 作为半加器的 和输出“so” 选择实验板上 插有的目标器件 目 标 器 件 引 脚 名 和 引 脚 号 对 照 表 键8的引脚名 键8的引脚名 对应的引脚号 引脚对应情况 实验板位置 半加器信号 通用目标器件引脚名 目标器件EP1
您可能关注的文档
最近下载
- 关于印发《关于推动中央企业加快司库体系建设进一步加强资金管理的意见》的通知.docx VIP
- 转炉和阳极炉讲解.ppt VIP
- 往届二外小升初分班数学测试卷(有答案).pdf VIP
- 2025年全国中小学校党组织书记网络培训示范班在线考试题库及答案.pdf VIP
- 《水利水电工程施工监理规范sl288-2014表格》2016年1月更新.docx VIP
- 线路题库维护考试题库汇总.docx VIP
- 轮毂设计验证计划和报告(DVP&R).xls VIP
- 2025年国家低压电工作业证理论考试题库(含答案).pdf
- 新版GMP口服固体制剂多品种共线生产风险评估报告.pdf VIP
- 重庆某220kv变电站工程施工组织设计(精品).doc VIP
文档评论(0)