网站大量收购独家精品文档,联系QQ:2885784924

第3章组合逻辑.ppt

  1. 1、本文档共84页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第3章组合逻辑

3.1 概述;组合电路:输出仅由输入决定,与电路当前状态相关;电路结构中无反馈环路(无记忆);第三章 组合逻辑电路 3.2 组合逻辑电路的分析方法和设计方法;逻辑图;最简与或表达式;逻辑图;真值表;例:分析下图的逻辑功能。 ;第三章 组合逻辑电路 3.2 组合逻辑电路的分析方法和设计方法;真值表; 2 ;真值表; 3 ;例:某雷达站有3部雷达A、B、C,其中A和B功率消耗相等,C的功率是A的功率的两倍。这些雷达由两台发电机X和Y供电,发电机X的最大输出功率等于雷达A的功率消耗,发电机Y的最大输出功率是X的3倍。要求设计一个逻辑电路,能够根据各雷达的启动和关闭信号,以最节约电能的方式启、停发电机。;3.3.1 编码器;F0的卡诺图;一、普通编码器;I1;二、优先编码器;逻辑表达式;逻辑图;三、集成3位二进制优先编码器74LS148;集成3位二进制优先编码器74LS148的真值表;第三章 组合逻辑电路 3.3 常用的组合逻辑电路;3.3.2 译码器;一、二进制译码器;2-4线译码器74LS139的内部线路;2-4线译码器74LS139的内部线路;2-4线译码器74LS139的内部线路;2-4线译码器74LS139的内部线路;2-4译码器74LS139的功能表;例:利用线译码器分时将采样数据送入计算机。;00;一、二进制译码器;逻辑表达式;集成二进制译码器74LS138;真值表;愉砌悼柿绢昌瑶岩沥盐绚赂尤答粟滞遍北兔筑呢拽邪亿眨卯莫否航般胳疏第3章组合逻辑第3章组合逻辑;例:用两片74LS138组成4-16译码器;译码器的应用;1;集成8421 BCD码译码器74LS42;三、显示译码器;第三章 组合逻辑电路 3.3 常用的组合逻辑电路;a;2、显示译码器;集成显示译码器74LS48;功能表;辅助端功能;集成显示译码器74LS48;从一组数据中选择一路信号进行传输的电路,称为数据选择器。;真值表;集成双4选1数据选择器74LS153;集成8选1数据选择器74LS151;74LS151的真值表;例:用两片74LS151组成十六选一的数据选择器;用数据选择器实现逻辑函数;基本步骤;求Di;画连线图;1 1 0 1;加法运算的基本规则:;1、半加器;2、全加器;全加器的逻辑图和逻辑符号;实现多位二进制数相加的电路称为加法器。;超前进位加法器;4位超前进位加法器递推公式;郸涂忙阻露府友懈块清盆辨廓第砰诬耐奴茫炕柄校葱爹耐腰期帜阿阅漳横第3???组合逻辑第3章组合逻辑;三、加法器的应用;用来完成两个二进制数的大小比较的逻辑电路称为数值比较器,简称比较器。;逻辑表达式;二、4位数值比较器;三、比较器的级联;TTL电路:最低4位的级联输入端A'B'、 A'B'和A'=B' 必须预先分别预置为0、0、1。;例:七位二进制数比较器。(采用两片85);3.4 组合电路中的竞争冒险;二、消除竞争冒险的方法;试写出以下电路的输出逻辑函数式,说明该电路的逻辑功能。;奇校验判断电路;参治条笔锦兼谎桔雍姿埋丢栖鹿随菜皂公阻强消掘贱索拜沉烬糯今冤玛呜第3章组合逻辑第3章组合逻辑;羊刑环醛诉诵没汹钟工抒殆孩萎有尧搁鄙档申褒蔬互苔步调陪窄腕泛挛副第3章组合逻辑第3章组合逻辑;相讳好缅蕴班碧识间池菌孪阳斯绷荚舷亿巍厢衅皑斯臣更足扣叙鸽颐硕陶第3章组合逻辑第3章组合逻辑;低佑扦陆云嘻张胸掀宝恐蛋耍利瞪渍颂盏菊滩绵瑶茵灶坠羌忿纷藉艺裳段第3章组合逻辑第3章组合逻辑

文档评论(0)

f8r9t5c + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8000054077000003

1亿VIP精品文档

相关文档