PCB板各类走线要求.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PCB板各类走线要求

简述PC主板的各种类型信号的基本走线要求 发布时间:2013-09-02 14:05:40 技术类别:PCB ? 首先在做PCB图之前应对一些重要信号进行Space设置和一些线宽设置,如果客户没有Layoutguaid,这就要求我们自已要有这方面的经验,,一般情况下我们要注意以下信号的基本走线规则:   一、CPU的走线:   CPU的走线一般情况下是走5/10 Control线间距要稍大些,在20mil左右,   1Data线(0-63) 64根;   2Address线(3-31) REQ(0-4)等   3Control线(一般分布在data线和Address线的中间)   Data线走线时每16根线为一组走在一起,走同层。   (0-15) (16-31) (32-47) (48-63)且每组分布2-3 根控制线,   Address线走线时每16根为一组走在一起,走同层,所不同的是Address线是从(3-31)前面(0-2)没有。一般分2组,   1 (3-16) 加5根REQ的线,18根;   2 (17-31) ?16根;   CPU信号走线时还应与其他信号用20-30mil的GND线分开,如DDR的信号,以方便打VIA下内层GND,起到包地的作用。 ?   二、DDR信号:   DDR的线除Control线外,一般也是走5/10 Control线要保持20mil的线距,和CPU一样也主要分为以下3类:   1Data线(0-63) 64根   2Address线(0-13)另外还有一些其他名字的address信号线,   3Control线(一般分布在data ?和 ?address的线中间)   Data线走线时每8根为一组另加DQM,DQS2根Control线走在一起,走同层,主要分组方式为:   MD (0-7) ? ? ? 加 ? ?DQM0 ? ?DQS0   MD (8-15) ? ? ?加 ? ?DQM 1 ? ?DQS 1   MD (16-23) ? ? 加 ? ?DQM 2 ? ?DQS 2   MD (24-31) ? ? 加 ? ?DQM3 ? ?DQS 3   MD (32-39) ? ? 加 ? ?DQM 4 ? ?DQS 4   MD (40-47) ? ? 加 ? ?DQM 5 ? ?DQS 5   MD (48-55) ? ? 加 ? ?DQM 6 ? ?DQS 6   MD (56-63) ? ? 加 ? ?DQM 7 ? ?DQS 7   Address线尽量全部走在一起;   另外DDR部分还有3对CLK 线如果是双通道的DDR则有6对CLK线,CLK配对走,与其他信号应至少保持20mil以上的间距。   DDR和CPU 一样也应与其他信号用20-30mil的GND信号隔开,主要是CPU和AGP的信号。 ?   三、CLK信号:   CLK信号是主板当中最为重要的信号,一般大至有以下几种:   1200兆   2100兆   366 兆   448 兆   516 兆   一般前2种主要是用于CPU 和 NB 当中,为高频CLK线,应至少保持25mil以上的间距,配对走,一般走5/7,   第3种主要用于DDR 和SB 当中,走20/7/5/7/20,第4种一般用于PCI 和 AGP 当中,走20/7/5/7/20,第5种一般用得很少,主要是用于一些小的IC.和AUDIO 部分,这种CLK相对前几种要稍显得不是那么的重要,走15/5/15即可,CLK信号还应少打via,一般不可超过2个VAI.走线时尽量参考到GND.晶振在组件面不可走线,晶振的信号尽量要短。 ?   四、IDE信号:   IDE信号主要有(pd0-15)16根线加2根控制线,还有一些其他信号的线,控制线一般在25pin,和27pin,Space走10/5/10即可。 ?   五、USB信号:   USB1.0 ? ?走10/10/10.与其他信号空20mil以上即可;   USB2.0 ? ?走7.5/7.5/7.5与其他信号空20mil以上即可;   走线时尽量参考到GND层。少打VAI,尽量不要超过2个VAI。 ?   六、LAN信号:   LAN,信号一般有2对信号,配对走,走20/7/5/7/20或20/10/10/10/20.走线时尽量参考到GND层。少打VAI,尽量不要超过2个via。 ?   七、AUDIO 信号:   AUDIO 信号一般走10/10即可,一般不能穿其他信号区过,其他信号区也不能穿AUDIO区过。 ?   八、VLINK信号   VLINK信号一般有11根data线和2根控制线,2根控制线配对走,VLINK 信号的间距要大一些,至少要保持15mil 以上,2根对

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档