373为三态输出八D透明锁存器.docVIP

  • 1
  • 0
  • 约8.35千字
  • 约 7页
  • 2017-08-01 发布于河南
  • 举报
373为三态输出的八D透明锁存器,共有54/74S373和54/74LS373两种线路结构型式。373为三态输出的8 D透明锁存器, 373的输出端O0-O7可直接与总线相连。当三态允许控制端OE为低电平时,O0-O7为正常逻辑状态,可用来驱动负载或总线。当OE为高电平时,O0-O7呈高阻态,即不驱动总线,也不为总线的负载,但锁存器内部的逻辑操作不受影响。当锁存允许端LE为高电平时,O随数据D而变。当LE为低电平时,O被锁存在已建立的数据电平。当LE端施密特触发器的输入滞后作用,使交流和直流噪声抗扰度被改善400mV。 373引出端符号: ???D0~D7-----数据输入端?????OE-----三态允许控制端(低电平有效) ???LE-----锁存允许端???????????? O0-O7-----输出端 373外部管腿图、真值表: HYPERLINK /fenglinxiaohan/pic/item/740acd5051c955591138c212.jpg \t _blank ?????? 逻辑图: ???? 其他参数: 极限值: ??电源电压?? ………………………………………. 7V ??输入电压?? ??54/74S373??……………………………………….??5.5V ??54/74LS373 ……………………………………….??7V ??输出高

文档评论(0)

1亿VIP精品文档

相关文档