- 1、本文档共44页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
6DSP讲义的
第七章 高速数字信号处理器(DSP)第一部分 芯片和系统;DSP芯片的主要应用领域;3. DSP系统的基本构成
3.1 信号处理系统的不同实现方式
在通用计算机上软件实现;
在通用计算机中加入专用的加速处理机;
利用通用单片机;
通用可编程DSP芯片;
专用DSP芯片;
基于通用DSP芯片内核的ASIC。
3.2. 系统的一般框图:;4. DSP芯片介绍
4.1 DSP芯片的分类
;4.2 DSP芯片的特点
针对常用信号处理算法设计芯片:如FIR滤波, FFT算法和乘加和操作等,在寻址和运算方面做了增强,DSP芯片比相同时钟和集成度的通用微处理器快2-3个数量级。
4.2.1 运算特点
在一个指令周期内可完成一个乘法和一个加法
集成有硬件乘法器
采用可并行的多功能单元
4.2.2 总线结构
采用独立程序总线和数据总线的哈佛总线结构
4.2.3 专用寻址单元
采用专用的地址产生器 ;4.2.4 片内存储器(包括CASH)
片内集成有数据RAM和程序RAM,可同时访问指令和数据,减少总线竞争和速度匹配问题
4.2.5 流水处理
多个指令重叠进行,理想情况下,K 段流水能在 K+N-1个周期内,处理 N 条指令。一般为2-6级流水。;4.3 DSP芯片的性能指标
指令周期:执行一条指令的时间,如TI 5402-100为10ns;
MAC时间:即乘加时间,一般为指令周期;
FFT时间:信号处理的重要指标;
MFLOPS:百万次浮点操作/秒,包括浮点运算和存储等操作,如TMS320C67xx可达1GFLOPS峰值性能;
MOPS:百万次操作/秒,用于对DSP的综合描述,包括地址计算、DMA访问、数据传输、I/O操作等;
MIPS:百万条指令/秒;
MBPS:百万位/秒,用于衡量DSP的数据传输能力。
芯片价格(包括配件),硬件资源,开发工具,功耗,封装形式等因素。;4.4 DSP发展历史和主要的供应商
历史
第一片DSP是1978年由AMI公司发布的S2811
第一片具有乘法器的DSP是NEC公司的?PD7720
最成功的DSP为TI公司的五代产品和三大系列,市场分额达到50%;
供应商
AD公司的ADSP2185,ADSP2191, blackfin等系列
Motolora公司的MC56001,MC96002等
性能
完成乘加操作的时间下降到10ns以下
乘法部件占模片区从40%下降到5%
引脚数从64增加到200以上
重量和体积大大下降
采用低电压,功耗大大下降;5. TMS320系列DSP芯片介绍
5.1 TMS320系列主要芯片发展 ;5.2 TMS320系列主要芯片一览表 ;5.3 TMS320系列部分芯片介绍
5.3.1 TMS320C2xx
包括C20x和C24X两个系列
处理能力强,指令周期为25ns
片内含有较大的闪存,成本低,体积小
功耗低。3.3V工作时,每个MIPS消耗1.1mA
资源配置灵活,为数字控制系统进行了优化设计
5.3.2 TMS320C54x
无线通讯用的高性能价格比的芯片
运算速度快,达到10ns
优化的CPU结构。1个算术逻辑单元、2个累加器、2个加法器、1个乘法器和桶型移位器
低功耗,可工作在1.8V
智能外设,除标准的串行口和时分复用串行口外,还含有自动缓存串行口(2k buffer)和外部处理器并行口HPI ;5.3.3 TMS320C4x
并行浮点处理器
275mops, 320Mbyte/s数据吞吐量
6个高速通讯接口
6个DMA通道
分开的数据和地址总线,16G连续的程序和数据存储空间
片内分析模块支持高效的并行处理调试
片内程序高速缓冲存储器 ;5.3.4 TMS320C62x
TI公司1997年开发的新型定点DSP芯片,用于无线基站,无线PDA,Modem, GPS等。
速度快,指令周期为5ns,运算能力为1600MIPS
内部结构不同,同时集成有2个乘法器和6个算术运算单元,一个周期内可执行8条32bit指令
使用超长指令集,在一个周期内可并行执行几个指令
大容量片内存储器(片内有512K程序和数据存储器)和大范围寻址空间
多种外设,4个DMA,2个多通道缓存串口,2个计时器;5.3.5 TMS320C8x
多处理器DSP芯片,用于多媒体,视频图象,保密和雷达等。
4个并行DSP芯片,可并行和单独执行,都由高速Cashe和专用数据RAM;
通过传输控制器实现400M/s的数据传输;
含有32位的RISC主控制器,用以实现高效C语言和作为操作系统的平台
存储器Crossbar结构,将50K的SRAM分成小块,通过Crossbar开关机构实现并行访问,速度高达4.5GByte/s
视频控制器,用于任何
您可能关注的文档
- 5 第一章 语言的社坏尼功能.ppt
- 5 循环与分支设计的.ppt
- 5 选择性控制的.ppt
- 5--归结原理与逻辑车奶序设计.pdf
- 5-1 连续存储管理、的页式管理.ppt
- 5-10组合体的尺寸标的注(一)(基本要求、尺寸种类、基本方法、尺寸基准).ppt
- 5-2 存储系统的.ppt
- 5-3-声誉模型的.ppt
- 5-3地铁车站及明挖实末工技术试题.doc
- 5-android-数据存储的preferences.ppt
- 人教版英语5年级下册全册教学课件.pptx
- 部编人教版2年级上册语文全册教学课件含单元及专项复习.pptx
- 人教版8年级上册英语全册教学课件(2021年8月修订).pptx
- 教科版(2017版)6年级上册科学全册课件+课时练.pptx
- 人教版PEP版6年级英语下册全册教学课件(2022年12月修订).pptx
- 部编人教版2年级下册语文全册课件(2021年春修订).pptx
- 人教版数学6年级下册全册教学课件(2023年教材).pptx
- 湘少版5年级下册英语全册教学课件(2021年春修订).pptx
- 人教PEP4年级下册英语全册教学课件 [2}.pptx
- 人教版6年级上册英语全册教学课件.pptx
文档评论(0)