- 1、本文档共4页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
NG 说说那些你不知道的电路设计及PCB布线时的可靠性原则
目前电子器材用于各类电子设备和系统仍然以印制电路板为主要装配方式。实践证明,
即使电路原理图设计正确,印制电路板设计不当,也会对电子设备的可靠性产生不利影响。
因此,在设计印制电路板的时候,应注意采用正确的方法。
一、接地
地线设计在电子设备中,接地是控制干扰的重要方法。如能将接地和屏蔽正确结合起来
使用,可解决大部分干扰问题。电子设备中地线结构大致有系统地、机壳地(屏蔽地)、数
字地(逻辑地)和模拟地等。
在地线设计中应注意以下几点
正确选择单点接地与多点接地在低频电路中,信号的工作频率小于1MHz,它的布线和
器件间的电感影响较小,而接地电路形成的环流对干扰影响较大,因而应采用一点接地。当
信号工作频率大于 10MHz 时,地线阻抗变得很大,此时应尽量降低地线阻抗,应采用就近
多点接地。当工作频率在 1~10MHz 时,如果采用一点接地,其地线长度不应超过波长的
1/20,否则应采用多点接地法。
将数字电路与模拟电路分开电路板上既有高速逻辑电路,又有线性电路,应使它们尽量
分开,而两者的地线不要相混,分别与电源端地线相连。要尽量加大线性电路的接地面积。
尽量加粗接地线若接地线很细,接地电位则随电流的变化而变化,致使电子设备的定时
信号电平不稳,抗噪声性能变坏。因此应将接地线尽量加粗,使它能通过三位于印制电路板
的允许电流。如有可能,接地线的宽度应大于3mm.
将接地线构成闭环路设计只由数字电路组成的印制电路板的地线系统时,将接地线做成
闭环路可以明显的提高抗噪声能力。其原因在于:印制电路板上有很多集成电路元件,尤其
遇有耗电多的元件时,因受接地线粗细的限制,会在地结上产生较大的电位差,引起抗噪声
能力下降,若将接地结构成环路,则会缩小电位差值,提高电子设备的抗噪声能力。
二、电磁兼容设计
电磁兼容性是指电子设备在各种电磁环境中仍能够协调、有效地进行工作的能力。电磁
兼容性设计的目的是使电子设备既能抑制各种外来的干扰,使电子设备在特定的电磁环境中
能够正常工作,同时又能减少电子设备本身对其它电子设备的电磁干扰。
选择合理的导线宽度由于瞬变电流在印制线条上所产生的冲击干扰主要是由印制导线
的电感成分造成的,因此应尽量减小印制导线的电感量。印制导线的电感量与其长度成正比,
与其宽度成反比,因而短而精的导线对抑制干扰是有利的。时钟引线、行驱动器或总线驱动
器的信号线常常载有大的瞬变电流,印制导线要尽可能地短。对于分立元件电路,印制导线
宽度在 1.5mm 左右时,即可完全满足要求;对于集成电路,印制导线宽度可在 0.2~1.0mm
之间选择。
采用正确的布线策略采用平等走线可以减少导线电感,但导线之间的互感和分布电容增
加,如果布局允许,最好采用井字形网状布线结构,具体做法是印制板的一面横向布线,另
一面纵向布线,然后在交叉孔处用金属化孔相连。
为了抑制印制板导线之间的串扰,在设计布线时应尽量避免长距离的平等走线,尽可能拉开
线与线之间的距离,信号线与地线及电源线尽可能不交叉。在一些对干扰十分敏感的信号线
之间设置一根接地的印制线,可以有效地抑制串扰。为避免高频信号通过印制导线时产生电
磁辐射,请注意:
尽量减少印制导线的不连续性,例如导线宽度不要突变,导线的拐角应大于90 度禁止
环状走线等。
时钟信号引线最容易产生电磁辐射干扰,走线时应与地线回路相靠近,驱动器应紧挨着
连接器。
总线驱动器应紧挨其欲驱动的总线。对于那些离开印制电路板的引线,驱动器应紧紧挨
着连接器。
数据总线的布线应每两根信号线之间夹一根信号地线。最好是紧紧挨着最不重要的地址
引线放置地回路,因为后者常载有高频电流。
在印制板布置高速、中速和低速逻辑电路时,排列器件3.抑制反射干扰为了抑制出现在
印制线条终端的反射干扰,除了特殊需要之外,应尽可能缩短印制线的长度和采用慢速电路。
必要时可加终端匹配,即在传输线的末端对地和电源端各加接一个相同阻值的匹配电阻。根
据经验,对一般速度较快的TTL 电路,其印制线条长于10cm 以上时就应采用终端匹配措施。
匹配电阻的阻值应根据集成电路的输出驱动电流及吸收电流的最大值来决定。
三、 去耦电容配置
在直流电源回路中,负载的变化会引起电源噪声。例如在数字电路中,当电路从一个状
态转换为另一种状态时,就会在电源线上产生一个很大的尖峰电流,形成瞬变的噪声电压。
配置去耦电容可以抑制因负载变化而产生的噪声,是印制电路板的可靠性设计的一种常规做
法。
配置原则如下:
您可能关注的文档
最近下载
- 医疗器械维修保密及免责协议.doc VIP
- CJJT 286-2018土壤固化剂应用技术标准.doc
- STEM教育理念在初中数学教学中的应用研究教学研究课题报告.docx
- (高清版)B-T 24353-2022 风险管理 指南.pdf VIP
- 【事业单位考试真题】浙江省杭州市余杭区综合基础知识真题汇总2008年-2018年详细解析版(附答案解析).docx
- 松下洗碗机NP-TCM1使用说明书.pdf VIP
- 政府采购评审专家考试试题.pdf VIP
- 苏科版数学(2025)七年级下册第一次月考试题(培优)(含答案).docx VIP
- 《用样本估计总体》实验说课.pptx
- 半导体生产项目供应链管理方案.docx VIP
文档评论(0)