基于FPGA七段数码显示译码器设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA七段数码显示译码器设计

实验名称:七段数码显示译码器的设计 实验目的: 了解七段数码显示译码器的原理 学习VHDL的CASE语句应用及多层次设计方法。 熟悉Quartus II的使用,熟练掌握程序的编译,波形的仿真及下载的过程。 2实验内容: 编写七段数码显示译码器的程序,并编译,下载到试验箱中查看结果。 3. 实验方案(程序设计说明) 七段数码是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是二进制的,所以输出表达都是十六进制的,为了满足十六进制的译码显示,最方便的方法就是利用译码程序在FPGA中来实现。四个输入,七个输出。 4. 实验步骤或程序(经调试后正确的源程序) 见附件A 5.程序运行结果 6.出现的问题及解决方法 对于下载模式的选择掌握不牢固。 实验步骤或程序: 程序: entity decl 7 is port(A:in bit_vector(3 downto 0); led7s:out bit_vector(6 DOWNTO 0) ); end ; architecture one of decl 7 is begin process(A) begin case A is when0000=Y=0111111; when0001=Y=0000110; when0010=Y=1011011; when0011=Y=1001111; when0100=Y=1100110; when0101=Y=1101101; when0110=Y=1111101; when0111=Y=0000111; when1000=Y=1111111; when1001=Y=1101111; when1010=Y=1110111; when1011=Y=1111100; when1100=Y=0111001; when1101=Y=1011110; when1110=Y=1111001; when1111=Y=1110001; when others=null; end case; end process; end ; 管脚设置:

文档评论(0)

sy78219 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档