- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PipelineADC后台数字校正中传输函数建模算法-山东大学学报工学版
第44卷 第3期 山 东 大 学 学 报 (工 学 版) 2014年6月
Vol.44 No.3 JOURNALOFSHANDONGUNIVERSITY(ENGINEERINGSCIENCE) Jun.2014
文章编号:16723961(2014)03004107 DOI:106040/j.issn.1672396102013113
PipelineADC后台数字校正中
传输函数建模算法
宫月红,罗敏 ,喻明艳,金杰
(哈尔滨工业大学微电子中心,黑龙江 哈尔滨 150001)
摘要:采用后台校正技术,通过对级间余量放大器传输函数建模来估计误差,以提高流水线型ADC(analogtodig
italconverter,ADC)的性能。为了在校正精度、硬件消耗、功率消耗和算法收敛速度之间做一个合理的权衡,需要
在建模时选用一个合理的插值算法。以一个12位,采样频率40兆的流水线型ADC为原型,分别采用分段线性插
值、三次多项式插值对第一级余量放大器传输函数建模,用硬件描述语言Verilog对系统进行描述,结合模拟电路
部分进行混合仿真验证,运用综合工具对两种算法对应的Verilog程序进行综合估计。仿真结果表明:两种算法
中,分段线性插值法硬件消耗和功耗更低,而多项式插值法校正精度更高,算法收敛更快。
关键词:流水线ADC;Verilog;后台校正;插值算法;多项式插值
中图分类号:TN47 文献标志码:A
Transferfunctionmodelingalgorithmfordigitalbackground
calibrationinPipelineADC
GONGYuehong,LUOMin ,YUMingyan,JINJie
(MicroelectronicsCenter,HarbinInstituteofTechnology,Harbin150001,Heilongjiang,China)
Abstract:Inthebackgroundcalibration,theresidualamplifiertransferfunctionmodelingwasappliedtoestimatethe
errorsforimprovingtheperformanceofpipelineanalogtodigitalconverter(ADC).Tofindacompromiseamongcali
brationresolution,hardwareconsumption,powerconsumptionandtheconvergencetime,aninterpolationalgorithmwas
neededtobechosen.Usinga12bits40MsampleratepipelineADCasprototype,thepiecewiselinearandcubicpoly
nomialwererespectivelyusedtomodelthefirststageinterstageamplifiertransferfunction.Themodelwasdescribed
byverilog,andtheanalogdigitalmixedsimulationwasputforthbytheanalogcircuit.Thecodewassynthesizedtoes
timatetheoverheadofthetwoalgorithm
文档评论(0)