本科学生综合性试验报告项目组长学号成员专业班级试验项目.DOC

本科学生综合性试验报告项目组长学号成员专业班级试验项目.DOC

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
本科学生综合性试验报告项目组长学号成员专业班级试验项目

本科学生综合性实验报告 项目组长 学号 成 员 专 业 班级 实验项目名称 时序逻辑电路设计 指导教师及职称 涂丽琴 讲师 开课学期 2015 至 2016 学年 1 学期 上课时间 2015 年 11 月 27 日 学生实验报告 学生姓名 学号 同组人: 实验项目 时序逻辑电路设计 ■必修 □选修 □演示性实验□验证性实验 □操作性实验 ■综合性实验 实验地点 W105 实验仪器台号 指导教师 涂丽琴 实验日期及节次 一、实验综述 1. 实验目的: (1)熟悉集成同步十进制加/减计数器的工作原理。 (2)掌握555定时器的工作原理。 (3)掌握可任意预置时间的显示报警系统的构成、原理与设计方法。 (4)熟悉集成电路的使用方法,熟悉集成电路的引脚安排。 (5)掌握各集成芯片的逻辑功能及使用方法。 2.设计任务与要求: 设计并完成可预置的定时显示报警系统。具体要求如下。 (1)设计一个可灵活预置时间的计时电路,要求具有时间显示的功能,能准确的预置和清零。 (2)设置外部操作开关,控制计时器的直接清零、启动和暂停/连续计时。 (3)要求计时电路递减计时,每隔1秒,计时器减1。 (4)当计时器递减到零(即定时时间到)时,显示器上显示00,同时发出光电报警信号。 (5)选作:设计一个多功能的定时显示报警系统。 1.某电台每天早晨5点开始准备播音,要求早晨无人时自动启动机组播放。 2.某工厂无人值班的自动生产线,分两班生产,第一班要求早7时30分,生产线自动开始加工,中午11时30分停工,12时30分开工,16时30分停工,第一班结束。第二班自动线17时30分开,21时30分停工,22时开工,第二天早上1时停工,第二班结束。 3. 实验所用仪器及元器件: 集成电路74LS192 2片,74LS48 2片,74LS147 2片,门电路若干,NE555 1片,电阻若干,电容若干,发光二极管一只,共阴极7段LED显示器2只。 二、实验原理 1、设计原理图,如图1所示 2、单元电路设计 (1)秒脉冲发生器 秒脉冲发生器采用多谢振荡器直接震荡出1秒的脉冲。多谢振荡器采用555定时器组成,实现频率为1Hz的振荡信号。 555振荡器电路图如右图所示。用555电路可以组成施密特触发器,利用施密特触发器的回差特性,在电路的两个输入端和地之间接入充放电电容C,并在输入输出端接入反馈电阻,就组成了一个反馈式多谐振荡器。基本原理是当接通电源时,由于电容两端的电压不能突变,定时器的2端为低电平,输出端3端为高电平(内部结构决定),电源经过R1、R2给电容充电,当电容电压充到电源电压的2/3时,555内部NMOS管导通,输出为低电平。电容通过R2和NMOS管放电,当电容两端电压下降到低于1/3电源电压时,NMOS管截止,电容放电停止,电源通过R1、R2再次向电容充电,如此反复形成振荡。其振荡周期为 改变R、C的值可以改变充放电的时间,也就改变电路的振荡频率。 (2)预置、计数、显示电路 通过设置开关或按键电路可以对定时时间进行预置,需要编码器。还要对所计的时间 实时显示,所以需要译码显示电路,显示器采用LED。 ①74LS147编码器 74LS147集成电路可以对10线十进制-4线BCD进行编码。这种编码器的特点是可以对输入进行优先编码,以保证高位数据优先权,其优先权从9到0一次递减。把9线数据线编码为4线BCD,当9条数据线输入端都处于高电平时,零被编码。该器件是在低电平时,数据输入和输出才有效。 74LS147功能表和顶视图如下所示。 ②8421BCD码递减计数器 计数器选用74LS192进行较为简便,74LS192是采用8421码二-十进制编码,并具有直接清零、加减、计数功能。下图为74LS192管脚图和波形图,图中CPU、CPD分别是加计数、减计数的时钟脉冲输入端(上升沿有效)。是异步并行置数控制端(低电平有效),、分别是进位、借位输出端(低电平有效)。 由74LS192功能表可知,当=1,CR=0时,若时钟脉冲加到CPU端。且CPD=1,则计数器在预置数的基础上完成加计数功能,当加计数到9时,端发出进位下跳变脉冲;若时钟脉冲加到CPD端,且CPU=1,则计数器在预置数的基础上完成减计数功能,当减计数到0时,端发出借位下跳变脉冲。 ③译码器 译码显示电路采用

文档评论(0)

xiaozu + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档