FPGA多功能电子钟论文.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA多功能电子钟毕业论文 目录 引言 1 第一章 FPGA介绍 3 1.1 FPGA简单工作原理 3 1.2 FPGA应用 3 1.2.1 FPGA的硬件描述语言VHDL简述 3 1.2.2 FPGA的DE2_70开发板简述 3 第二章 电子时钟设计 5 2.1 电子钟的功能设计指标 5 2.2 电子钟的整体构造 5 2.2.1 分频模块 6 2.2.2 秒模块 6 2.2.3 分模块 7 2.2.4 小时模块 7 2.2.5 天模块 8 2.2.6 月份模块 9 2.2.7年模块 10 2.2.8 阳历转阴历模块 11 2.2.9 闹铃模块 13 2.2.10 译码转换模块 13 2.2.11 七段数码管和LCD显示模块 15 2.2.12、传统节假日提醒模块 16 2.2.13 24节气提醒模块 17 2.2.14 定时关机模块 17 2.2.15 l602LCD显示驱动模块 18 2.2.16、顶层模块 20 第三章 时钟验证 24 3.1 管脚绑定 24 3.2 时间参数一 24 3.3 时间参数二 26 3.4 时间参数三 26 3.5 结果分析 27 总结 29 致谢 30 参考文献 31 附录 32 引言 FPGA是现场可编程门阵列(Field-Programmable Gate Array)的缩写,它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。FPGA器件具有标准化,小型化、多功能、低功耗、高密度、系列化、高速率、低成本,可无限反复编程,并可现场模拟调试验证,设计灵活方便等特点。 随着FPGA芯片的更新和发展,使数字系统的设计迈进了SOPC时代,而各种IP核的设计和应用是SOPC设计的重要特征。除了各FPGA设计厂商,还有许多第三方的IC设计公司将各种IP核推向市场,用户可以方便地下载试用,将其集成到自己的系统中。 本设计是基于以硬件描述语言VHDL为基础的EDA设计方法,在FPGA芯片上实现多功能电子钟。本设计涉及了EDA设计的完整流程,可以很方便地通过修改增删,应用于各种基于FPGA的系统中。 第一章 FPGA介绍 1.1 FPGA基本工作原理   FPGA采用了逻辑单元阵列LCA(Logic Cell Array)这样一个概念,内部包括输出输入模块IOB(Input Output Block),可配置逻辑模块CLB(Configurable Logic Block)和内部连线(Interconnect)三个部分。FPGA是由存放在片内RAM中的程序来设置其工作状态的,因此,工作时需要对片内的RAM进行编程。用户可以根据不同的配置模式,采用不同的编程方式。加电时,FPGA芯片将EPROM中数据读入片内编程RAM中,配置完成后,FPGA进入工作状态。掉电后,FPGA恢复成白片,内部逻辑关系消失,因此,FPGA能够反复使用。FPGA的编程无须专用的FPGA编程器,只须用通用的EPROM、PROM编程器即可。当需要修改FPGA功能时,只需换一片EPROM即可。这样,同一片FPGA,不同的编程数据,可以产生不同的电路功能。因此,FPGA的使用非常灵活。 1.2 FPGA应用 1.2.1 FPGA的硬件描述语言VHDL简述 VHDL(very High Speed Integrate Circuit Hardware Description Language)是一种标准的硬件描述语言,也可以理解为超高速集成电路硬件描述语言。由于IEEE标准硬件描述语言,在电子产业中,利用VHDL进行系统行为级设计已经成为FPGA和ASIC的设计主流。一个完整的VHDL程序,通常包括程序包(package)、库(library)、实体(entity)、结构体(architecture)和配置(configuration)5部分。其中,程序包用于存放各种设计模块的能共赏的数据类型、常数和子程序等;实体用于描述设计实体的外部接口信号(I/O接口);结构体用于描述设计实体的内部电路;配置用于从库中选取所需的元件,并将其安装到设计单元的实体中;库用于存放已经编译的实体、结构体、包集合和配置。 1.2.2 FPGA的DE2_70开发板简述 DE2_70开发板是基于FPGA应用的一种多功能运用的电子设备,它采用了Altera Cyclone II 2C70 FPGA芯片,给用户提供了方便,且所有的端口都是由FPGA来驱动,其可以利用硬件描述语言,通过软件编程、仿真、编译、最终下载

文档评论(0)

你好世界 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档