DDR走线.docxVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DDR走线

DDR内存布线指导(Micron观点) DDR内存布线指导(Micron观点) DDR内存布线指导 在现代高速数字电路的设计过程中,工程师总是不可避免的会与DDR或者DDR2,SDRAM打交道。DDR的工作频率很高,因此,DDR的Layout也就成为了一个十分关键的问题,很多时候,DDR的布线直接影响着信号完整性。下面本文针对DDR的Layout问题进行讨论。(Micron观点) 信号引脚说明 VSS为数字地,VSSQ为信号地,若无特别说明,两者是等效的。VDD为器件内核供电,VDDDQ为器件的DQ和I/O供电,若无特别说明,两者是等效的。 对于DRAM来说,定义信号组如下: 数字信号组DQ,DQS,xDM,其中每个字节又是内部的一个信道Lane组,如DQ0~DQ7,DQS,LDM为一个信号组。 地址信号组:ADDRESS 命令信号组:CAS#,RAS#,WE# 控制信号组:CS#,CKE 时钟信号组:CK,CK# 印制电路板叠层,PCB Stackups 推荐使用6层电路板,分布如下: 电路板的阻抗控制在50~60ohm 印制电路板的厚度选择为1.57mm(62mil) 填充材料Prepreg厚度可变化范围是4~6mil 电路板的填充材料的介电常数一般变化范围是3.6~4.5,它的数值随着频率,温度等因素变化。FR-4就是一种典型的介电材料,在100MHz时的平均介电常数为4.2。推荐使用FR-4作为PCB的填充材料,因为它便宜,更低的吸湿性能,更低的电导性。 一般来说:DQ,DQS和时钟信号线选择VSS作为参考平面,因为VSS比较稳定,不易受到干扰; 地址/命令/控制信号线选择VDD作为参考平面,因为这些信号线本身就含有噪声。 电路板的可扩展性 根据JEDEC标准,不同容量的内存芯片一般引脚兼容,为了实现电路板的可扩展性,可以做如下处理,如128Mb与256Mb的兼容应用。 未用的DQ引脚 对于x16的DDR器件来说,未用的引脚要作一定的处理。例如x16的DDR来说,DQ15:DQ8未用,则处理如下,将相关的UDM/DQMH拉高用来屏蔽DQ线,DQ15:DQ8通过1~10k的电阻接地用来阻止迸发写时的噪声。 端接技术 串行端接,主要应用在负载DDR器件不大于4个的情况下。 对于双向I/O信号来说,例如DQ,串行端接电阻Rs放置在走线的中间,用来抑制振铃,过冲和下冲。 对于单向的信号来说,例如地址线,控制线,串行端接电阻放置在走线中间或者是信号的发送端,推荐放置在信号的发送端。 说明:DDR的CK与CK# 是差分信号,要用差分端接技术。 并行端接,主要应用在负载SDRAM器件大于4个,走线长度2inch,或者通过仿真验证需要并行端接的情况下。 并行端接电阻Rt取值大约为2Rs,Rs的取值范围是10~33ohm,故Rt的取值范围为22~66ohm。 如果有必要的话,所有DDR的数据,地址,命令,控制线都是SSTL_2接口,要使用single-ended ParallelTermination,如上图。CKE也可以使用这种端接。 导线宽度和间距: 导线间距和导线宽度S1,S2,S3的定义如下: S1表示同一信号组内两相邻导线之间的间距 S2表示不同信号组之间两相邻导线之间的间距 S3表示导线的宽度 导线宽度选择为: Recommended S3 for functional signal sets: DQ lines=4 mil minimum, 6 mil nominal DQS lines =4 milminimum, 6 mil nominal Address lines =4mil minimum, 6 mil nominal Command/control lines = 4 mil minimum, 6 milnominal Clock lines = 4 mil minimum, 6-10 mil nominal 导线间距选择: Signal Set Signal Spacing Type Min Nom Max Unit Notes Data/Data strobe DQ to DQ S1 8 12 — mil DQ to DQS S2 8 12 — mil DQS in byte #1 to DQS in byte lane #2 S1 — — — mil 1 DQ and DM S2 8 12 — mil Address Adjacent address lines S1 6 12 — mil Address lines S2 6 12 — mil Command/Contr

文档评论(0)

rovend + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档