第六章 时序逻辑电路的分析2、计数器1.ppt

  1. 1、本文档共35页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第六章 时序逻辑电路的分析2、计数器1

6.2.时序逻辑电路的分析方法 6.3.2 计数器 一 同步二进制计数器(P278) 逻辑功能: * * * * * * 数字电子技术基础 阎石主编(第五版) 信息科学与工程学院基础部 输出方程 驱动方程(或激励方程) 状态方程 第六章 时序逻辑电路 【 】 内容回顾 6.2.1 同步时序逻辑电路的分析方法 就是给定时序电路,找出该电路的逻辑功能,即找出在输入信号和CLK作用下,电路的次态和输出。 【 】 内容回顾 给定电路 输出 方程 驱动 方程 状态 方程 状态 转换 表 状态 转换 图 时 序 图 功能描述 【 】 内容回顾 【 例 2 】分析所示同步时序电路的逻辑功能 。 ① 写出输出方程和驱动(激励)方程。 ② 求状态方程。 Q2Q1 Y ③ 列状态转换表,画状态转换图。 0 Q1 0 0 1 1 0 1 1 Q2 0 Q1* 1 1 0 0 0 0 0 Q2* 0 0 1 1 Y ④ 分析逻辑功能。 由状态转换图可知,电路实现了3进制计数功能,能自启动。 10 00 01 11 0 0 1 1 在计算机和数字逻辑系统中,计数器是最基本、最常用的部件之一。它不仅可以记录输入的脉冲个数,还可以实现分频、定时、产生节拍脉冲和脉冲序列等。 计数器的分类如下: *按计数容量分:七进制计数器、十进制计数器、六十进制等 *按时钟分:同步计数器、异步计数器 *按计数过程中数字增减分:加法计数器、减法计数器和可逆计数器 *按计数器中的数字编码分:二进制计数器、二-十进制计数器和 循环码计数器等 计数器中的几个术语 1.计数器的“模” (用M表示): 模计数器累计输入脉冲的最大数目。即电路的有效状态数。 一般计数器的模为几,就称之为模几计数器。 2.计数器的容量 计数器所能表示的最大数值。 3.分频 所谓分频,就是把脉冲串的频率由高分低,使输出信号的频率比输入信号的频率低。 同步计数器中,各触发器的翻转与时钟脉冲同步。 同步计数器的工作速度较快,工作频率也较高。 1.同步二进制加法计数器 CLK Q 3 Q2 Q 1 Q0 CLK Q 3 Q2 Q 1 Q0 0 0 0 0 0 1 1 0 0 0 2 0 1 0 0 3 1 0 1 0 4 0 0 1 0 5 1 0 1 0 6 0 1 1 0 7 1 1 1 0 8 0 0 0 1 9 1 1 0 0 10 0 1 1 0 11 1 0 1 1 12 0 0 1 1 13 1 0 1 1 14 0 1 1 1 15 1 1 1 16 0 0 0 0 在一个多位二进制数的末位加1时,若其中第i位(即任何一位)以下各位皆为1时,则第i位应改变状态(0变1,1变0)。而最低位的状态在每次加1时都要改变 1 1.同步二进制加法计数器   设计思想:   ① 所有触发器的时钟控制端均由计数脉冲CLK输入,CLK的每一个触发沿都会使所有的触发器状态更新。    ② 应控制触发器的输入端.可将触发器接成T触发器。 则第i位触发器输入端Ti的逻辑式应为:    在一个多位二进制数的末位加1时,若其中第i位(即任何一位)以下各位皆为1时,则第i位应改变状态(0变1,1变0)。而最低位的状态在每次加1时都要改变。 同步二进制加法计数器 驱动方程: 输出方程: 状态方程: 1. 由T触发器构成的加法计数器 Q3Q2Q1Q0 C 0010 0011 0100 0001 0000 0 1 0 0 0 0 0 0101 0110 1000 1010 1001 1011 1100 0111 1111 1110 1101 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 16 1 15 1 1 1 1 15 0 14 0 1 1 1 14 0 13 1 0 1 1 13 0 12 0 0 1 1 12 0 11 1 1 0 1 11 0 10 0 1 0 1 10 0 9 1 0 0 1 9 0 8 0 0 0 1 8 0 7 1 1 1 0 7 0 6 0 1 1 0 6 0 5 1 0 1 0 5 0 4 0 0 1 0 4 0 3 1 1 0 0 3 0 2 0 1 0 0 2 0 1 1 0 0 0 1 0 0 0 0 0 0 0 Q0 Q1 Q2 Q3 进位输出C 等效十进制数 电路状态 计数顺序 Q3的输出的波形的频率是CLK的1/16。 Q0的输出的波形的频率是CLK的1/2。 二分频 四分频 八分频 十六分频 CLK Q0 Q1 Q2

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档