- 1、本文档共13页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
简易DDS频率合成器设计
目 录
第一章 系统分析与设计方案 1
1.1 DDS设计原理介绍 1
1.2直接数字式频率合成器(DDS)的基本结构 1
1.3基本DDS结构的常用参量计算 1
1.3.1 DDS的输出频率fout 。 1
1.3.2 DDS产生的相位。 1
1.3.3 DDS的频率分辨率。 1
1.3.4 DDS的频率输入字FW计算。 2
1.4 DDS的工作原理 2
1.4.1相位累加器与频率控制字FW 2
1.4.2 相位控制字PW 2
第二章 软件设计 3
2.1 Verilog HDL程序 3
2.1.1 8位加法器程序代码 3
2.1.2 16位加法器程序代码 3
2.1.3 8位寄存器程序代码 3
2.1.4 16位寄存器程序代码 4
2.1.5 dds代码程序 4
2.1.6 ROM的创建 4
第三章 实验仿真 5
3.1 原理图 5
3.1.1 ROM 5
3.1.2 八位加法器 5
3.1.3 十六位加法器 5
3.1.4 八位寄存器 6
3.1.5 十六位寄存器 6
3.2 仿真波形 6
3.3 D/A转换电路 9
3.3.1 DAC0832结构及工作原理 9
3.3.2 D/A转换电路模块 10
3.4 实验结果 10
3.5 调试过程 10
3.5.1对adder8、adder16、reg8、reg16的调试 10
3.5.2. D/A转换电路的调试 10
3.5.3.输出波形的调试 10
第四章 心得体会 11
第五章 参考文献 12
第一章 系统分析与设计方案
1.1 DDS设计原理介绍
DDS即Direct Digital Synthesizer数字频率合成器,是一种基于全数字技术,从相位概念出发直接合成所需波形的一种频率合成技术,是一种新型的数字频率合成技术。具有相对带宽大、频率转换时间短、分辨力高、相位连续性好等优点,很容易实现频率、相位和幅度的数控调制,广泛应用于通讯领域。(DDS)的基本结构
直接数字式频率合成器(DDS)
图1 直接数字式频率合成器(DDS)的基本结构
1.3基本DDS结构的常用参量计算
1.3.1 DDS的输出频率fout 。 Fout=(FW×fclk)/ 2N
fclk1=50KHZ,FW=1,n=8,则Fout =195.3125HZfclk1=500KHZ,FW=1,n=8,则Fout =1.953KHZ。1.3.2 DDS产生的相位。
PW×2π)/2N1.3.3 DDS的频率分辨率。Fout=fclk/2N
1.3.4 DDS的频率输入字FW计算。FW=2N×(fout/fclk)DDS的工作原理
1.4.1相位累加器与频率控制字FW
每来一个时钟脉冲fclk,NFout=(FW×fclk)/ 2N,通过设定相位累加器的位数和频率控制字可确定输出频率。
1.4.2 相位控制字PW
每来一个时钟脉冲fclk,加法器将相位控制器PW与累加寄存器输出的数据相加,把相加后的结果作为波形存储器(ROM)的相位取样地址,这样就可以把存储在波形存储器内的波形取样值(二进制编码)经查找表查出,完成相位到幅值转换。波形存储器的输出送到D/A转换器,将数字量转换成所要求合成频率的模拟量信号。
第二章 软件设计
2.1 Verilog HDL程序
2.1.1 8位加法器程序代码
module adder8(sum,a,b);
output sum;
input a,b;
wire[3:0] a;
wire[3:0] b;
wire[7:0] sum;
assign sum=a+b;
end module
2.1.2 16位加法器程序代码
module adder16(sum,a,b);
output sum;
input a,b;
wire[7:0] a;
wire[7:0] b;
wire[15:0] sum;
assign sum=a+b;
endmodule
2.1.3 8位寄存器程序代码
module reg8(din, q, clk);
output[7:0] q;
input[7:0] din, input, clk;
reg[7:0] q;
always @(posedge clk) begin
q=din;
end
endmodule
2.1.4 16位寄存器程序代码
module reg16(din,q,clk);
output[15:0]q;
input[15:0]din;
input clk;
reg[15:0]q;
always @(posedge clk) begin
q=din;
end
endmodule
2.1.5 dds代码程序
module dds (clk0,fword,pword,fout,pout);
outpu
您可能关注的文档
- 第四章 电空制动原理.ppt
- 第四章 锅炉的燃烧设备续——燃烧器部分.ppt
- 第四章 磁粉检测.ppt
- 第四章 计算机网络与信息安全.ppt
- 第四章 计算机辅助测量系统.ppt
- 第四章(一)电磁波辐射与传播.ppt
- 第四章+对称分量及电力系统元件的各序参数和等值电路.ppt
- 第四章-数据流图.ppt
- 第四章 配电网.ppt
- 第四章 齿轮传动 原理部分.ppt
- 2025年网络文学平台版权运营模式创新与版权保护体系构建.docx
- 数字藏品市场运营策略洞察:2025年市场风险与应对策略分析.docx
- 全球新能源汽车产业政策法规与市场前景白皮书.docx
- 工业互联网平台安全标准制定:安全防护与合规性监管策略.docx
- 剧本杀剧本创作审核标准2025年优化与行业自律.docx
- 2025年新能源电动巡逻车在城市安防中的应用对城市环境的影响分析.docx
- 全渠道零售案例精选:2025年行业创新实践报告.docx
- 2025年网约车司乘纠纷处理机制优化与行业可持续发展报告.docx
- 2025年宠物烘焙食品市场法规政策解读:合规经营与风险规避.docx
- 2025年宠物行业数据安全监管政策影响分析报告.docx
文档评论(0)