CMOS边沿D触发器概要.docVIP

  • 28
  • 0
  • 约7.35千字
  • 约 10页
  • 2017-08-17 发布于湖北
  • 举报
CMOS边沿D触发器概要

《数字电子技术》课程研究性学习报告 CMOS边沿D触发器 目 录 1 设计任务及要求 3 2 概述 3 2.1 触发器简介 3 2.2 触发器优点 4 3 相关门电路 4 3.1 CMOS传输门 4 3.2 CMOS非门 5 3.3 边沿D触发器 6 3.3.1 简介 6 3.3.2 工作原理 7 4 CMOS D触发器 7 4.1 分析 7 4.2 仿真 9 4.3 脉冲特性 11 4.2.1 建立信号时间 12 4.2.2 保持信号时间 12 4.3.3 最高时钟频率 12 5 异步置位和复位设计 13 5.1 电路构成 13 5.2 原理分析 13 6 D触发器转换成JK触发器和T触发器 14 6.1 D触发器转换成JK触发器 14 6.2 D触发器转换成T触发器 15 7 个人感想 15 摘 要:我们所学习的边沿D触发器是维持阻塞边沿D触发器,它用TTL管制成。而本文突破常规,用CMOS传输门和非门来做边沿D触发器。同时还分析了建立时间、保持时间、和延迟时间、最高频率的计算方法,建立了实现要求的逻辑图形并加以分析。 关键词:D触发器;边沿触发;CMOS传输门;CMOS非门;逻辑图 中图分类号: 文献标志码:A Abstract: the edge D trigger we study is maintaining bloc

文档评论(0)

1亿VIP精品文档

相关文档