单片机原理及应用第六讲_MSP430F5XX6XX的时钟模块(UCS)实验报告概要.doc

单片机原理及应用第六讲_MSP430F5XX6XX的时钟模块(UCS)实验报告概要.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
单片机原理及应用第六讲_MSP430F5XX6XX的时钟模块(UCS)实验报告概要

单片机原理及应用 实验报告 报告人: 实验内容 ACLK = REFO = 32.768kHz, MCLK = SMCLK =Default 1MHz 实验2 时钟设置实例 ACLK = REFO = 32kHz, MCLK = SMCLK =8MHz 实验ACLK = REFO = 32kHz, MCLK = SMCLK =12MHz 实验ACLK = REFO = 32kHz, MCLK = SMCLK =20MHz 实验步骤 : (1) PC 和板载仿真器通过USB 线相连; (2) 打开CCS 集成开发工具,选择样例工程或自己新建一个工程,修改代码 (3) 选择对该工程进行编译链接,生成.out 文件。然后选择,将程序下载到实验板中。程序下载完毕之后,可以选择全速运行程序,也可以选择单步调试程序,选择F3 查看具体函数。也可以程序下载之后,按下,软件界面恢复到原编辑程序的画面。再按下实验板的复位键,运 行程序。(调试方式下的全速运行和直接上电运行程序在时序有少许差别,建议 上电运行程序)。 关键代码: Main(){ WDTCTL = WDTPW+WDTHOLD; // Stop WDT P4DIR |= BIT1; // P4.1 output P1DIR |= BIT0; // ACLK set out to pins P1SEL |= BIT0; P3DIR |= BIT4; // SMCLK set out to pins P3SEL |= BIT4; while(1) { P4OUT ^= BIT1; __delay_cycles(60000); // Delay } 实验2: #include msp430.h int main(void){ volatile unsigned int i; WDTCTL = WDTPW+WDTHOLD; // Stop WDT P4DIR |= BIT1; // P1.1 output P1DIR |= BIT0; // ACLK set out to pins P1SEL |= BIT0; P3DIR |= BIT4; // SMCLK set out to pins P3SEL |= BIT4; UCSCTL3 = SELREF_2; // Set DCO FLL reference = REFO UCSCTL4 |= SELA_2; // Set ACLK = REFO UCSCTL0 = 0x0000; // Set lowest possible DCOx, MODx // Loop until XT1,XT2 DCO stabilizes ‐ In this case only DCO has to stabilize do { UCSCTL7 = ~(XT2OFFG + XT1LFOFFG + DCOFFG); // Clear XT2,XT1,DCO fault flags SFRIFG1 = ~OFIFG; // Clear fault flags }while (SFRIFG1OFIFG); // Test oscillator fault flag __bis_SR_register(SCG0); // Disable the FLL control loop UCSCTL1 = DCORSEL_5; // Select DCO range 16MHz operation UCSCTL2 |= 249; // Set DCO Multiplier for 8MHz // (N + 1) * FLLRef = Fdco, (249 + 1) * 32768 = 8MHz __bic_SR_register(SCG0); // Enable the FLL control loop // Worst‐case settling time for the DCO when the DCO range bits have been // changed is n x 32 x 32 x f_MCLK / f_FLL_reference. See UCS chapter in 5xx UG for // optimization , 32 x 32 x 8 MHz / 32,768 Hz = 250000 = MCLK cycles for DCO to settle __delay_cycles(250000); while(1) { P4OUT ^= BIT1; // Toggle P1.1 __delay_cycles(600000); // Delay } } 实验3: #include msp430.h int main(void){ vola

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档