CPLD在微机保护装置中的应用.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CPLD在微机保护装置中的应用

CPLD在微机保护装置中的应用 温阳东,范俊华,余茂全 (合肥工业大学 学院,安徽 合肥 230009) pplication of CPLD in the Microcomputer Protection WEN Yang-dong,F Jun-hua,YU Mao-quan (School of Electrical and Automatic Engineering, Hefei University of Technology,Hefei 230009, ChinaAbstract: Application of CPLD in the microcomputer protection is studied The design and implementation of CPLD in the communication of double CPU is introduced, as well as the hardware devices of microcomputer protection is expounded. According to the transferring of data between ARM and DSP, system sent the protection information and the fault information to PC. CPLD is used to achieve the tasks of data exchange, communication and control, thus system has good features of high integration, fast speed of communications and strong reliability. Keywords: CPLD microcomputer protection ARM DSP 1 引言 近现代电力系统继电保护的发展对微机保护装置性能的要求越来越高,微机保护功能也趋完善2812与NXP半导体公司的ARM7系列处理器LPC2458共同作为装置的CPU核心单元,使得装置的硬件系统具有极高的工作可靠性抗干扰能力2812与LPC2458就可以同时接收开入量和A/D采样得到的数据,为防止数据传输过程中的不同步和冲突问题,CPU之间采用握手信号来进行协调,系统通过ARM与DSP之间的数据传递,将装置的保信错误信息等按照规约传送到上位机,实时完成系统的 作者简介:温阳东(1955-),男,安徽合肥人,合肥工业大学教授,硕士生导师,研究方向:继电保护及调度自动化,嵌入式系统的研究与应用, 范俊华(1986-),女,陕西延安人,硕士研究生,研究方向:计算机测控技术,Email:fjh850126@126.com,手机 余茂全(1986-),男,安徽合肥人,硕士研究生,研究方向:嵌入式技术与应用 通讯地址:安徽省合肥工业大学南区教育部光伏系统中心322室;邮编:230009。 遥测、遥信、遥控和遥调功能。CPLD应用整体逻辑框图如图1所示。 图1 系统整体逻辑框图 2 CPLD的优势 CPLD编程方式简便、先进且CPLD产品越来越多地使用系统配置编程方式。在+5V工作电平下可随时对正在工作的系统上的CPLD进行全部或部分地在系统编程,并可进行多芯片串行编程, 其编程次数可多达1万次。这些功能在工控、智能仪器仪表、通讯和军事上有特殊用途。高速CPLD时钟延迟可达纳秒级, 结合其并行工作方式, 在超高速应用领域和实时测控方面有非常广阔的应用前景。CPLD还具有高可靠性,它几乎可将整个系统下载于同一芯片中,从而大大缩小了体积,易于管理和屏蔽。由于CPLD集成规模非常大,因此,CPLD设计开发必须利用功能强大的EDA工具,通过符合国际标准的硬件描述语言(如VHDL )来进行电子系统设计和产品开发。 由于开发工具的通用性、设计语言的标准化以及设计过程几乎与所用的CPLD器件的硬件结构没有关系,所以设计成功的各类逻辑功能块软件有很好的兼容性和可移植性,它几乎可用于任何型号的CPLD中,由此还可以知识产权的方式得到确认,并被注册成为所谓的IP芯核,从而使得片上系统的产品设计效率大幅度提高。由于相应的EDA 软件功能完善而强大,仿真方式便捷而实时,开发过程形象而直观,兼之硬件因素涉及甚少,因此可以在很短时间内完成十分复杂的系统设计,这正是产品快速进入市场的最宝贵的特征。 CPLD的应用,使得工程师可以在实验室里自己设计出符合特定需要的专用集成电路,从而大大缩短了产品的上市时间,降低了开发成本。此外,可编程逻辑器件还具有静态可重复编程和动态系统重构的特性,使得硬件的

文档评论(0)

shenlan118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档