基于FPGA的数字图像采集显示模块设计.PDFVIP

基于FPGA的数字图像采集显示模块设计.PDF

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的数字图像采集显示模块设计

图像与多媒体技术 • Image Multimedia Technology 基于FPGA的数字图像采集显示模块设计 文/李君华 能够显示正常图像时,则代表相机出现问题。 相机输出的行数据有效;DVAL :数据有效信 本文利用ALTERA公司的FPGA 摘 号,用于判断信号可用性;CLOCK: 像素时钟 1 系统整体介绍 芯片(EP1C12Q24017)及其配置 要 芯片(EPCS4)进行数字图像采集 信号,时钟信号一直处于有效的状态。 并显示的实现方法。介绍了数字 整个模块系统组成包括:Camera link 接 CC1,CC2,CC3,CC4 这 4 对 LVDS 线 图像转换成串行信号的方法,对 模块硬件的工作流程和软件的设 口Camera link 解码电路,电源,FPGA 芯片 缆可以实现对相机的控制。CC1 是外部同步信 计给予了描述,最后给出了仿真 (EP1C12Q24017 )及其配置芯片(EPCS4 ), 号,下降沿到来时,读取数据;当 CC2 为低 波形。仿真实验表明,该模块达 到了良好的效果。该模块具有性 晶振,编码电路,显示电路等。其中FPGA 主 电平时,像素重置;当CC3 为高电平时有效, 能稳定,功耗低,易于维护等优点, 要是实现以下三个功能:(1)采集传感器生 低电平翻转,CC4 为保留信号,没有定义。 在工程应用方面有着广泛的前景。 成的图像,并进行相应的格式转换;(2 )对 相机与图像采集卡之间的异步串行通信 图像数据进行缓存;(3 )将图像数据进行处理, 用 2 对 LVDS 线缆实现。这两个串行信号分别 并进行实时显示控制 , 如图 1 所示。 是 SerTFG,SerTC; SerTFG:相机串行输出端至 【关键词】FPGA CameraLink 图像采集卡串行输入端,SerTC:图像采集卡 2 系统各模块介绍 串行输出端至相机串行输出端。由 1 位起始位、 8 位数据位、1 位停止位构成通信格式。 在靶场光学测量设备中,其数字图像 2.1 CameraLink接口简介及其联接方式 Cameralink 解码电路将相机输出的 LVDS 信号处理主要是由相机与图像传输显示系统 CameraLink 协议是高速数字相机的串口 电平标准串行信号转换为FPGA 可以识别的 组成,相机作为其核心部件,需要高帧频, 数据和连接标准,用于连接数字相机与数字采 TTL 信号,编码电路将 FPGA 输出的并行信 高精度,能够实时输出数字图像。一般采用 集卡,此协议主要规范了相机控制信号与视 号转换为 VGA 图像。 RS422 接口

文档评论(0)

2105194781 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档