- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
usb技术方案
文档编号:
保密级别:
众志-863系统芯片通用串行总线设备控制 芯片设计规范
UNITY-863 USBDC Specification
北京大学微处理器研究开发中心
▔▔▔▔▔▔▔▔▔▔▔▔▔
此硬件参考手册属机密级,仅供北京大学微处理器研究中心相关成员查看
版本说明
版本号 日期 描述
00100 05/26/2002 完成unity-863 usb specification 初稿
目 录
版本说明…………………………………………………………………………..1
目 录………………………………………………………………………………2
图片目录…………………………………………………………………………..3
表格目录…………………………………………………………………………..4
概述…………………………………………………………………………..5
1,1 功能简述……………………………………………………………….6
1.1.1 宏观特性…………………………………………………………6
1.1.2 主要功能…………………………………………………………6
Block Diagram………………………………………………………….8
引脚配置……………………………………………………………….9
USB接口描述………………………………………………….9
寄存器配置………………………………………………………………….10
2.1 可编程寄存器…………………………………………………………11
接口和时序………………………………………………………………….20
3.1 USB接口描述………………………………………………………….21
3.1.1 USB输入信号…………………………………………………22
3.1.2 USB输出信号…………………………………………………22
3.2 主要接口信号时序…………………………………………………….23
附录一 文档维护人……………………………………………………………21
附录二 文档评审情况…………………………………………………………21
图片目录
表格目录
.
+
1 概 述
众志-863系统芯片 USBDC(univer serial bus devce control通用串行总线设备控制芯片,以下简称USBDC)是和带有USB主机控制器的设备进行通信的支持部件,实现和带有USB主机控制器的设备进行数据交换。
USBDC和APB连接进行寄存器的初始化配置,和DMAC连接进行大量的数据交换。
1.1 功能简述
1.1.1宏观特性
众志-863系统芯片 USBDC具有以下特征:
48MHZ的系统时钟
USB外挂FIFO,发送和接受FIFO都为128x16
一个配置,三个端点
DMAC传输方式
1.1.2主要功能
INTERFACE模块的功能 暂存数据(读写数据)、地址信号、读写信号
FSM模块的功能 把APB的时序转化为USB的时序同时返回FINISH信号和读数据
USBDC 使用SYNOPSYS公司的DESIGNWARE,设备端的控制芯片,把有效负载转换为满足协议的数据格式。
三个模块连在一起和具有USB主机控制器的设备(主要是PC)进行数据交换。
1.2 Block Diagram
在UNITY-863中,USBDC和其他模块的连接图如下:
图 1 与APB MASTER的连接
图 2 与DMAC和RAM的连接
3引脚配置
本节简要描述USBDC的接口信号,对每一个信号更详细的描述以及时序图参阅第三章接口信号和时序描述。
输入输出管脚
总模块输入输出信号和描述参见下表:
表1-1总模块输入输出信号
信号 方向 作用 描述 PCLK 输入 INTERFACE模块的时钟 APB MASTER发出 PSEL 输入 片选信号 1 有效 PENABLE 输入 使能信号 1 有效 PWRITE 输入 读写信号 1 有效 PADDR 输入 地址信号 宽度是10 PWDATA 输入 写数据 宽度是8 PRESETn 输入 复位信号 0 有效 USB_CLK 输入 FSM,USBDC的时钟信号 48MHZ PRDATA 输出 读数据 宽度是8 app2usb_rxpkt_accepted 输入 OUT事务的ACK信号 1 有效 app2usb_rxpkt_rejected 输入 OUT事务的NAK信号 1 有效 app2usb _rdma_ac
文档评论(0)