PCI Express布线指南.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PCI Express布线指南

PCI Express布线指南 1 ?这个文档介绍了PCI Express 布线过程中要注意的事项。 2.?? PCI Express互连 PCI Express是一种双单工连接的点对点串行差分低电压互联。每个通道有两对差分信号:传输对TXP/TXN,接收对RXP/RXN。该信号工作在2.5 GHz并带有嵌入式时钟。嵌入式时钟通过消除不同差分对的长度匹配简化了布线规则。不断增加的PCI Express比特率需要一些特别的设计。而其中最小化互连损耗和抖动预算是关键要求。 2.1 PCI Express的PCB叠层和参考面 ?? ?在PCI Express并没有使用新技术。一般的PC主板设计成4层叠层,而服务器,工作站和移动系统主板多使用6层或是更多层的叠层。插卡可以使用4层或是6层叠层。使用0.5OZ的镀铜微带线和1OZ的铜带状线。 插卡的整体电路板的厚度必须是0.062inch。移动平台的PCB厚度可以是0.062inch或是0.050inch。 为了尽可能的减少损耗和抖动预算,最重要的考虑因素是设计的目标阻抗,而且要保持阻抗的公差足够小。更厚的介质层和更宽的走线将会减少损耗。微带差分线会比带状差分线产生更大的阻抗变化。 信号对应避免参考平面的不连续,譬如分割和空隙。当信号线变化层时,地信号的过孔应放得靠近信号过孔。对每对信号的建议是至少放1到3个地信号过孔。还有永远不要让走线跨过平面的分割。 ?2.2 走线 2.2.1 阻抗 PCI Express的连接走线阻抗在4层或6层板时必须保持100Ω差分/60Ω单端;而对8层或10层板阻抗为85 Ω差分/ 55 Ω单端。 ??????????? ??2.2.2线宽和线距 差分信号的内部耦合和增加与周边的信号间距有助于减少有害串扰的影响和电磁干扰(EMI)的影响。在微带情况下,差分线的宽度是5 mil,差分对中的2条走线的间距是7mil。差分对中信号线中有100mil或超过100mil其信号线间距超过7mil,那么可以把信号线走成7mil的线宽。在带状情况下,差分线的宽度是5mil,差分对中的2条走线的间距是5mil。 差分对之间的距离和差分对和所有非的PCI Express信号的距离是20 mils或介质的厚度的4倍,选择其中更大的。如果非PCI Express信号电压明显高于或者非PCI Express信号边缘比PCI Express信号边缘快的话,2者的空间应增加至30 mil,以避免耦合。? ? ??????????? ?2.2.3长度和长度匹配 走线长度极大地影响了互联的损耗和抖动预算。PCB的每英寸走线可能会引进1皮秒至5皮秒的抖动预算和0.35分贝至0.50 dB的损耗。 对于插卡来说,从金手指边缘到飞利浦的PCI Express PHY管脚的走线长度应限制在4 inch以内。对于系统板,走线长度建议小于12inch。 为了分散玻璃纤维束编织和介质层非增强表面树脂层的有效厚度区域的影响,长距离走线必须与XY轴成一个斜的角度(长走线应该在板上走斜线)。? ? 差分对中2条走线的长度的差距限制在最多5 mil。每一部分都要求长度匹配,与任何长度的增加(典型的是“蛇形线”部分)为差分线长度匹配而增加的任何长度的走线应放在不匹配出现的位置。没有传输差分对和接收差分对长度匹配的要求(即只要求差分线内部而不是不同的差分对之间要求长度匹配)。? 2.2.4 弯曲 应尽量不使用弯曲,因为弯曲会给系统引入共模噪声,而这将影响差分对的信号完整性和EMI. 弯曲的痕迹应≥ 135°。更严格的弯曲应避免的影响,因为他们的损失和抖动预算预算。 走线的弯曲应该≥ 135°。应该避免小角度的弯曲因为这样的话将会影响到损耗和抖动预算。 如果使用了弯曲,推荐使用下面的指南,以避免小角度弯曲。参见图4。 1.使所有走线的弯曲角度(α)≥ 135°。 2.保持走线间距( A )≥ 20 mil。 3.片段,譬如B和C,其侧翼有一个弯曲,其长度应该≥ 1.5倍走线的宽度。? ? 为了最小化长度的不匹配,左弯曲的数量应该尽可能的和右弯曲的数量相等。 当一段蛇形线用来和另外一段走线来进行长度匹配,如图5所示,每段长弯折的长度必须至少有15mil(3倍于5mil的线宽) 。蛇形线弯折部分和差分线的另一条线的最大距离必须小于小于正常差分线距的2倍。? ? 当使用多重弯曲布线到一个管脚或是一个BGA的焊球是非匹配部分的长度应该≤45mil。如图6所示。? ? ??????????? ??2.3扇出区域 在一个扇出区域(例如飞利浦的PCI Express PHY焊球区,连接器引脚,或插卡边缘的金手指),可能会出现和通常布线规则不同的例外出现。 在扇出区域可以允许有5mil和10mil的线距。一小段的线,最多50m

文档评论(0)

almm118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档