高精度AD7330应用.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高精度AD7330应用

高精度A/D转换器AD7730及其应用 作者:孙佐????文章来源:Internet????点击数: 457????更新时间:2006-11-28???? ??? 摘? 要:介绍一种高精度串行A/D转换器AD7730的主要特点、结构和工作原理,讨论了器件的工作时序及应用问题,以及芯片与MCU连接的软件和硬件接口设计。 ??? 关键词:A/D转换器;单片机;接口 1AD7730的主要特点 ??? ●双通道全差分模拟输入,可接受直接来自传感器的低电平的输入信号;●用∑-△转换技术,可得到宽的动态范围和实现了24位无差错编码性能;●增益可编程;●可构成三线串行接口;●可进行自校准和系统校准;●输出数据更新率可编程;●低温漂和较好的噪声性能。 2引脚排列和功能 ??? AD7730有24条引脚。各引脚功能如下: ??? SCLK(引脚1):串行接口时钟输入端。 ??? MCLK IN(P2):芯片工作时时钟输入,可以是晶振/陶瓷振荡器或外部时钟,该器件的输入频率是4.9152MHz。 ??? MCLK OUT(P3):时钟信号输出。当用晶振/陶瓷振荡器作为芯片的工作时钟时,晶振/陶瓷振荡器必须接在MCLK IN和MCLK OUT之间。如果采用外部时钟,则MCLK OUT可输出反向时钟信号,为外电路提供时钟源。该时钟输出可通过编程来关闭。 ??? POL(P4):时钟极性逻辑输入,它决定了串行时钟的极性。在写操作中,POL逻辑输入高,在SCLK的上升沿数据锁存在输入移位寄存器;POL输入逻辑低,在SCLK的下降沿数据锁存在输入寄存器。在读操作中,POL为逻辑高时,在SCLK的下降沿数据从输出移位寄存器读出;POL为逻辑低时,在SCLK的上升沿将数据读出输出移位寄存器。 ? :逻辑输入,当系统使用多个AD7730时,使用该引脚可实现各芯片内部数字滤波器和模拟调制器同步。 ? :芯片复位端口。当该端为低电平时,AD7730芯片内的控制逻辑、接口逻辑、模拟调制器和所有的片内寄存器均为上电状态。 ??? VBIAS(P7):内部产生的电压,用作内部操作偏置点,不能用作AD7730的外部输出。 ? ??? AGND(P8):模拟地。DGND(P24):数字地。 ??? AVDD(P9):模拟正电源,通常AVDD与AGND电压差为5V。 ??? STANDBY(P18):逻辑输入,当该位为低时使器件工作在静止模式,片内寄存器将维持自己的数值不变,电流消耗降至5μA。 3AD7730的结构和工作原理 ??? AD7730的内部结构见图1所示。它包含一个∑-△(或电荷平衡)ADC、一个带有片内静态RAM的校正微处理器、时钟振荡器、数字滤波器和双向串行通讯口。 3.1模拟输入 ??? AD7730为双输入通道的A/D转换器,一个基本输入通道;一个第二输入通道(也可用作两个数字输出端口)。一个两通道差分多路开关用来切换各个输入通道接到片内缓冲器,通过设置模式寄存器CH0和CH1选择转换通道。 ??? AD7730的增益可编程放大器(PGA)可以处理四个单极性和四个双极性输入范围,缓冲放大器的输出在加入片内PGA之前要先与6位偏移DAC的输出求和。偏移DAC的目的是加上或减去一个偏移使PGA范围尽可能地接近正常值。 ??? AD7730可以从一个DC激励桥接受输入信号,也可以接受从AC激励桥输入的信号,AD激砺桥由AC激励时钟信号切换加在桥上的电源。 3.2串行接口 ??? AD7730的串行接口有五根控制线:、SCLK、DIN、DOUT、图2为命令和数据读写时序图。为片选端,串口使能控制线,低电平有效。SCLK为外部串行移位时钟,控制A/D串口数据的移位。DIN为串行数据输入端,将数据信号传送给转换器。DOUT为转换结果输出端,将数据信号从转换器送出。线用作状态信号,表明AD7730的数据寄存器已将数据准备好,低电平有效。 3.3片内寄存器 ??? AD7730片内包括13个寄存器,其编程功能是通过对寄存器的设置来控制的,对这些寄存器的读/写操作是通过器件的串行口来完成的。 ??? 第1个是通讯寄存器,它是一个8位只读寄存器,对芯片的所有操作都必须从写通讯寄存器开始。写入通讯寄存器的数据决定了下一次操作是读还是写、读操作的类型以及操作发生的寄存器。上电或复位后,器件等待在通读寄存器上进行一次写操作,即接口的默认状态。在接口顺序丢失的情况下,如果DIN为高电平,至少要32个串行时钟周期的写操作后才能复位,使AD7730恢复为默认状态。下表即为通讯寄存器的各位说明。 其中,写允许位(该位必须写入0);ZERO,为了保证AD7730的正确操作该位必须写入0;RW1、RW0为读写模式位,可参考表1;RS2~RS0,寄存器选择位,其编码见表2。

文档评论(0)

almm118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档