智能电子万年历.pdf

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
智能电子万年历

《EDA技术实用教程》 设计报告 题目: 智能电子万年历 学院: 电子信息与电气工程学院 专业: 电子信息工程 班级: 姓名: 学号: 一、多功能电子万年历及 FPGA简介 1.1 电子万年历的发展 钟表的数字化给人们生产生活带来了极大的方便, 而且大大地扩 展了钟表原先的报时功能,诸如定时自动报警、按时自动打铃、时间 程序自动控制、定时广播、定时启闭路灯等。所有这些,都是以钟表 数字化为基础的。因此,研究电子万年历及扩大其应用,有非常现实 的意义。数字钟是一种用数字电路技术实现时、分、秒计时的装置, 与机械式时钟相比具有更高的准确性和直观性, 且无机械装置, 具有 更长的使用寿命, 因此得到了广泛的使用。 电子万年历从原理上讲是 一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计与制做电子万年历就是为了了解数字钟的原 理,从而学会制作数字钟。 而且通过万年历的制作进一步了解各种在 制作中用到的中小规模集成电路的作用及使用方法, 且由于电子万年 历包括组合逻辑电路和时序电路, 通过它可以进一步学习与掌握各种 组合逻辑电路与时序电路的原理与使用方法。 1.2FPGA简介 PLD/FPGA是近几年集成电路中发展最快的产品。由于 PLD性能 的高速发展以及设计人员自身能力的提高, 可编程逻辑器件供应商将 进一步扩大可编程芯片的领地, 将复杂的专用芯片挤向高端和超复杂 应用。据 IC Insights 的数据显示, PLD市场从 1999 年的 29 亿美元 增长到去年的 56 亿美元,几乎翻了一番。 Matas 预计这种高速增长 局面以后很难出现, 但可编程逻辑器件依然是集成电路中最具活力和 前途的产业。 复杂可编程逻辑器件。 可编程逻辑器件的两种主要类型是现场 可编程门阵列( FPGA)和复杂可编程逻辑( CPLD )。在这两类可编 程逻辑器件中, FPGA 提供了最高的逻辑密度、最丰富的特性和最高 的性能。现在最新的 FPGA 器件,如 Xilinx Virtex 系列中的部分器件, 可提供八百万 系统门 (相对逻辑密度)。这些先进的器件还提供诸 如内建的硬连线处理器(如 IBM Power PC)、大容量存储器、时钟 管理系统等特性,并支持多种最新的超快速器件至器件 (device-to-device)信号技术。 FPGA 被应用于范围广泛的应用中, 从数据处理和存储,以及到仪器仪表、电信和数字信号处理等 。 一.设计题目:智能电子万年历设计 二.设计要求: (1)设计一个万年历,实现年、月、日及时、分、秒显示功能, 用数码管或液晶屏显示,具有清零、年、月、日及时、分、秒调 整的功能; (2 )具有整点报时及定时功能。 三.设计思路: (1)所有模块:年月日模块,时分秒模块,显示模块, 防抖动模块,计数模块,校时模块,闹钟模块; (2 )整个思路: 根据一般 EDA 实验设备的输入 /输出接口的容限,本设计采用 8 只七段数码管分时完成时、分、秒或年、月、日的显示。设计电路的 计时器模块用于完成一天中的 24 小时计时;年月日模块接受计时器 模块送来的“天”脉冲进行计数,得到日、月、年的显示结果;控制 模块产生控制信号

您可能关注的文档

文档评论(0)

ligennv1314 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档