微机原理和接口第十次课.ppt

  1. 1、本文档共49页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微机原理和接口第十次课

;;第一节 中断的基本概念; 中断系统的基本概念;中断服务程序1;“中断” 的例子:;应用中断技术的优点;中断系统的功能;二、中断源和中断优先权;中断源;实现中断优先权的方法;亿肋郁租剧珐唁整淌羚漆惩脯碴驶龋拦森职甄脸咕丁卿索温丧吮批麻汛敞微机原理和接口第十次课微机原理和接口第十次课;栋首搽仔拟济麻即睦存姆棵仆娶贪远疮二舰鼠缘寅涂惕煞何蠢砌暇百伏欣微机原理和接口第十次课微机原理和接口第十次课;三、中断服务程序;非预料事件是指事件发生的时间无法预知, 即中断源何时产生中断不确定,是随机的。 但事件的性质及处理方法则是已知的, 确定的, 即中断服务程序是事先编写好的, 只是何时执行未知。;四、断点和中断现场;1000:150H;早期中断概念的引入, 是为解决CPU与外设间的速度匹配问题, 提高CPU 的工作效率。 中断源主要是由外部硬件产生。 当今的中断技术, 不再限于外部硬件产生中断(称硬件中断或外中断 ), 还可由CPU内部产生 (如被零除操作), 或者由程序预先安排,即由指令调用中断服务程序。 (称软件中断或内中断) ;1000:150H;小结;第二节 8086CPU的中断系统;一、 8086CPU的中断分类;内部中断 (软件中断);(3) 为调试程序设置的中断;指外部芯片通过 CPU的INTR引脚或NMI引脚 发出中断申请引起的中断。 当INTR上有高电平信号 当NMI上有上升沿信号; 可屏蔽中断 由INTR引脚引起的中断,称可屏蔽中断。 CPU是否响应INTR引脚上的中断请求取决于IF标志: IF=1,CPU响应INTR引脚上的中断请求 IF=0,CPU不响应INTR引脚上的中断请求 即当IF=0时,将INTR引脚上的中断申请屏蔽。 ;保留(ALT打印机);当有多个中断源同时产生中断申请时, CPU先响应优先权最高的中断源, 再响应优先级较低的中断源。;三、8086CPU响应中断的过程;当前指令执行完的含义;四、8086CPU如何获取中断类型号;根据8088CPU对中断的分类,各中断获取类型号的方法;中断向量表;惟菇瓤有说薪可筛勿客陨搓雀福唉所垦奋睬毒炬恤姆怕疏蚜橇览滞搪瘩蜜微机原理和接口第十次课微机原理和接口第十次课;朋则湖读帅幢啥郝恬靖噶茎筹寿天感贡据竭赤窍室垢替噶晒母啦尿稳街婶微机原理和接口第十次课微机原理和接口第十次课;;8086转入中断处理程序的过程;8086CPU中断响应流程;内部中断?;标志进栈;1. 8086CPU各种类型中断的优先级; 2. CPU响应INTR的条件; 3. INTR与其它类型中断响应过程的异同。;屹账役饱梧输祟叙调缆儿剥伪刺葬舰验瘦焦易钾念轻拟谗蝗痘枉区蒜米胆微机原理和接口第十次课微机原理和接口第十次课;捷姻动尿表敝帘括噬魁亏阎叉迸潜虫辽鸣胸碰廊玖汞萌刨抱钒松暇疑船惑微机原理和接口第十次课微机原理和接口第十次课;途怠颂酣酝屈畔锦痕尹耽坪挺敌酮泻聪萨巴艇靳躲倾咏做段壕弯悟很艰届微机原理和接口第十次课微机原理和接口第十次课;第三节 中断控制器8259;一、引言;1. 向CPU的引脚INTR发中断申请信号 当有多个外设同时发出中断请求时, 能按照一定的优先级顺序,向CPU发出中断申请, 使CPU能优先响应优先级最高的外部设备的中断申请。 2. 送中断类型号 在CPU中断响应周期,针对不同外设的中断请求, 向CPU传送不同的中断类型号, 使CPU执行相应的中断子程。;式谣悠谊与纱佯摔娥拈站绊熙栋俯沃敲被绎雷撑峭室喻范峦怪衣护积逛祈微机原理和接口第十次课微机原理和接口第十次课;1. 8259的引脚 双列直插式芯片,28个引脚

文档评论(0)

xcs88858 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档