中断处理模式外部中断处理和内部中断处理的差异性.pdfVIP

中断处理模式外部中断处理和内部中断处理的差异性.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
中断处理模式外部中断处理和内部中断处理的差异性

L一设计 烹曼惹熏黑曼UU 中断处理模式:外部中断处理 和内部中断处理的差异性 江继尧 (晶心科技股份有限公司资深工程师) Vector (IVICMode,Internal 在现今SOC设计中,当周边装置(Peripheral Interrupt Vector Mode,External IP)想要和中央处理器(CPU)沟通时,最常使用的外部中断处理器(EVIC 机制是通过中断(Interrupt)。周边装置可触发中断Interrupt 给中央处理器,当中央处理器接收到中断后,则可判 AndesCorevaN968A—S这颗中央处理器。带领使用者 断是由那个周边装置触发些中断,接着处理相对应 循序渐进地,了解这两种中断处理模式的差异。 Service Routine),藉 的中断处理程序(ISR,Interrupt 此达到彼此沟通的目的。 1.1定义 而AndesCoreTM在中断处理方面,共支持两种模 首先,我们先介绍关于这两种模式的定义。 Vector 式:内部中断处理器(IVICMode,Internal 1.1.1内部中断处理模式 AndesCorerM Interrup!Controller)和外部中断处理器(EVICN968A—S内部设计了一个中断控 Mode,ExternalVector Controller)。其中最大 Interrupt 制器,所支持的中断来源数目可通过配置来决定。目 的差异性,即是中断控制器所存在的位置。在内部中 前最大可支持16个中断来源,但可扩充至32个。请 断处理模式下,AndesCore嘲本身即设置了一个中断 参考表格l。若使用这存在于CPU内部的中断控制 控制器存在于CPU内部,经由此中断控制器来处理 器来处理相关中断工作时,则为IVIC模式。假若 相关中断的工作。而在外部中断处理模式下,用户必 SOC的中断来源大于32个时,使用者还是可以使用 须在CPU外部实做一个中断控制器来处理相关中 IVIC模式,但是需要将多个中断来源合为一个中断 断工作。 信号线(ex:OR 除了上述的差异性之外,在硬件方面的整合和 在该中断信号线触发时,需要去判断是由那个中断 软件方面的应用,也存在些许差异性。本文之目的除 来源所触发。在N968A—S的IVICmode之下,每个 了介绍这些差异性外,也提供一个简单的设计平台 供使用者参考。期望能对使用者有所帮助,也希望读 优先权高的中断来源可以打断优先权低的中断来 者不吝指教提供您宝贵的意见。 源。 1.1.2外部中断处理模式 1 中断处理模式介绍 假若IVIC模式不符合用户所设计的系统,用户

您可能关注的文档

文档评论(0)

hello118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档