自制全数字高频无线电收发信机.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
自制全数字高频无线电收发信机

QEX专栏 自制全数字高频无线电收发信机 作者 /JauresC.AhIstrom (N2ADR) 编译 /苏健 甬 FPGA稻软件翩作 自B的高频无线电收发信机, 我 曾经做过一种数字式SSB激振 器 ,是利用微机 (PC)、现场可编程 逻辑门阵列 (FPGA)和软件组成的。 在这种方案中,以太网控制器与微控 制器 (MCU)连接后 ,再和FPGA相 连。微控制器 负责处理 以太网和lP地 址,而FPGA~Ij负责进行数字信号的处 理。微控制器是这一方案中的瓶颈 。 严重拖慢了数据速度 ,只能达到勉强 接受的程度。但我希望能提高采样率 和时钟速度,于是就开始 了本 文的这 一 新制作项 目。 一 开始 ,我试着将 以太 网控制 器芯片和MCU与FPGA两者都连在~ 起 ,但事实证明效果很差。最后 ,我 决定摒弃MCU,将 以太网控制器直接 连接到FPGA上。这就能带来很高的数 数字量的范围是一8192~+8191。这些 据速率 ,不过,这就意味着我必须为 基础 数字经过软件的处理之后,就会变成最 FPGA编写新的以太网和IP代码,而原 你可以阅读一下我从前的文章,了 终所接收到的音频了。在发送无线电信 本的MCU代码就完全没有用处了。这 解一下本制作项 目的背景。如果你想了 号时,你就需要一个DAC:数模转换 让我很为难 ,因为我之前还从没有编 解数字信号处理的基础知识 ,那么可一 器。只要从麦克风中获取音频,用 【微 写过大型FPGA程序。于是我买了一些 定要读Lyons的书 (RichardG Lyons, 分 )ADC将其转换成数字 ,经过处理 Verilog语言的书籍。这些书本非常有 《了解数字信号处理 》Understanding 后 ,发送给DAC,直接变换为射频信 用 ,我在脑 中策划了一下,觉得没什 DigitalSignalProcessing,第2版,1996 号。然后,将射频信号放大并过滤,发 么问题,就动手制作起来了。 年出版 ),再看看ARRL数字无线电网 送给天线。我们所说的数字 ,实际上是 将MCU去除之后 ,我就可 以改用 站 (WWW.arr1.org/software—defined— 一 对数字,是同相的正交数字 ,亦称I/ 速度更快 。每秒1o/100兆比特的以太 radio)。不过 ,如果你不方便买书或 Q对 (I/QPair)。你可以将这种数对 网控制器了。FPGA现在就是整个设计 上网的话 ,我将在下面给你上一堂数字 简单地想成X+jy形式的一个复数。或 方案的核心 ,与数模转换器 (DAC) 无线电速成课。 者 ,你可以将它们看作是一个即表示了 相连。这时 ,我发现只要再加上一个 ADC就是模数转换器,可以将天 幅值 ,又表示了相位的数字。 模数转换器 (ADC)用于接收,就能 线的电压转换为数字。我使用的ADC 其软件和模拟无线电中的基本相 组成一个完整的无线电收发机了。 是14位的,工作频率为122.88MHz, 同,大部分都是由滤波器和混频器组 QEX专栏 图1无线电收发信机的方框示意图 成的。数字混频器就是和cos(2丌ft)+ isin(21Tft)作乘法。你需要通过某种方 式来生成这个I/Q数,其中一个较好的 方法就是CORDIC算法 (参见 :Ray Andraka, 《对基于FPGA的计算机 的CORDIC算法的研究》ASurveyof C0RD|CAIgorithmsforFPGA Based Computers,网站wwwandraka.com/ files/crdcsrvypdf)。在用数字混频器 对数字进行调谐时,只要把l/Q数对送 入CORDIC模块,就能从输 出端获取 新的I/Q对了。新的数字所表示的就是 与某一 固定频率混合后频率发生变化 的原始信号,也就是说 ,它们被 “混 频”了。l/Q数对相比普通数字的优势 在数字混频器 中尤为突出。模拟

文档评论(0)

hello118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档