触发器和时序逻辑电路例题.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
触发器和时序逻辑电路例题

* 四位同步二进制计数器74LS163 74LS 90 的计数方式是异步的, 其清零方式称为“ 异步清零 ”,即:只要 R 0(1) = R 0(2) = 1,不管有无时钟信号有效沿到来,输出端立刻置 0。 74LS 163的计数方式是同步的,其清零方式称为“同步清零”,即:当清零控制端CLR=0时,其清零的真正实现还需等待下一个时钟脉冲的有效沿到来后才能够变为现实。 16 15 14 13 12 11 10 1 2 3 4 5 6 7 8 9 QA QD QD QC QB QA QB QC VCC T T P P CP A A B B C C D D CLR LOAD ENABLE RC 串行进 位输出 允许 允许 GND 时钟 清零 输出 数据输入 置入 74LS163 74LS 163 管脚图 T P RC A B C D QB QC QD QA LOAD CLR 74LS163 74LS163功能表 1 1 1 1 计 数 0 1 1 1 X 保 持 1 0 1 1 X 保持 ( RC=0 ) X X 0 1 并 行 输 入 X X X 0 清 零 P T LOAD CLR CP 功 能 优先级别清零→并入→计数 清零 置入 A B C D 时钟 允许 P 允许 T QA QB QC QD 串行进 位输出 输出 数据 输入 同步 置数 同步 清零 例1. 用一片74LS 163构成六进制计数器。 QD QC QB QA 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 六个 稳态 T P RC A B C D QB QC QD QA LOAD CLR 74LS163 +5V CP 注意:不同清零方式,清零时用的状态不同。 准备清零: 使 CLR= 0 * *

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档