考试重点数字逻辑华中科技大学出版社.docVIP

  • 3
  • 0
  • 约1.93千字
  • 约 5页
  • 2017-09-02 发布于浙江
  • 举报

考试重点数字逻辑华中科技大学出版社.doc

考试重点数字逻辑华中科技大学出版社

复习重点(简) 第2章 逻辑代数基础 2.4 逻辑代数化简 2.4.1 代数化简法 2.4.2 卡诺图化简法 第3章 集成门电路与触发器 3.4 触发器 3.4.1 基本R-S触发器 3.4.2 常用时钟控制触发器 第4章 组合逻辑电路 4.1 组合逻辑电路分析 4.2 组合逻辑电路设计 第5章 同步时序逻辑电路 5.2 同步逻辑电路分析 5.3 同步逻辑电路设计 第7章 中规模通用集成电路及其应用 7.1 常用中规模组合逻辑电路 7.1.1 二进制并行加法器 7.1.2 译码器和编码器 …………………………………………………分割线 数字逻辑复习重点(1-4章) 第一章 1,了解数字逻辑电路定义(p2)和分类(p4); 2:了解补码的运算p15; 3:掌握8421码,余3码,了解8421码p17; 课后习题:1.10,,1.11 第二章 1:了解逻辑代数的4个基本定律,基本逻辑运算 p23-p24,p24-p26 2:掌握逻辑代数的8个基本定理p29-p30 3;了解反演规则,掌握对偶规则 p31 p32 4:掌握最小项和最大项的写法,定义,相互关系p36-p38; 5:了解真值表转换法,可以相应写出表达式 p40-p41 6:掌握逻辑化简的4个常用方法,注意看例题 p42-p44 7:完全掌握卡诺图化简法: 4种题型:例题:2.102.11,2.12.2.13.2.14 课后习题:2.4,2.6,2.8 第三章 1:掌握3个基本逻辑门电路(与或非门)的性质与逻辑符号p72-74 2:了解TTL与非门的有关参数p77 两种特殊的门电路(oc门,TS门)p83-85 3:完全掌握常用门电路符号,逻辑表达式p94表格 4:掌握基本R-S触发器的符号,功能表,状态表,状态图,次态方程p97 5:完全掌握钟控R_S触发器,J-K触发器,D触发器,T触发器的符号,功能表,状态表,状态图,次态方程 p100-106 课后习题:3.9,3.13,3.14,3.15(注意画波形) 第四章 1:组合逻辑电路分析方法p119 2:完全掌握例题4.1,4.2,体会组合逻辑分析方法的步骤。 3:完全掌握组合电路设计的步骤: 掌握以下例题:4.4,4.5,4.6方法二 p119-126 4:掌握无关项的处理方法 p128-129 5:了解多输出函数组合的处理方法 p129 完全掌握例题4.9 6:了解险象的定义p136,判断方法p138,处理p140 课后习题:4.1 4.4 4.9 4.12 第五章:同步时序逻辑电路(考试有大题) 电路分析:表格法 代数法 表格法: 根据所给电路图求出激励函数表达式和输出函数表达式; 根据表达式画出次态真值表; 根据真值表写出状态表、状态图; 拟定一典型输入序列画出电路时间图。 代数法: 根据所给电路图求出激励函数表达式和输出函数表达式; 将激励函数表达式代入相应触发器的次态方程,得到次态方程组; 根据次态方程组和输出表达式画出电路状态表、状态图; 拟定一典型输入序列画出电路时间图。 电路设计: 根据题目要求作出电路的原始状态图进而写出电路的原始状态表; 对原始状态表进行化简(采用隐含表法); 对化简后的状态表的各状态进行编码(状态编码的三个准则按优先级依次为:次态相同,现态相邻;现态相同,次态相邻;输出相同,现态相邻。); 根据状态编码后的状态表作出激励函数和输出函数真值表(熟练时可省略此步); 作出激励函数和输出函数表达式; 画出电路图。 第七章:中规模通用集成电路及其应用(无大题) 7.1 常用中规模组合逻辑电路 1:四位二进制并行加法器74238:实现两个四位二进制数相加. 2:译码器: 74138:输出是输入信号的最小项之非 二-十进制译码器7442:把四位8421码转换成十进制数字 3:七段显示译码器7448 4:编码器 二-十进制编码器 功能:将十进制数字0-9分别编成四位BCD码。 优先编码器74148 功能:同上,解决二-十进制编码器各输入必须互斥的问题。 5:多路选择器74153(四输入一输出) 功能:通过选择控制端选择四个输入信号中的一个作为输出。 6:多路分配器DEMUX(一输入四输出) 功能:通过选择控制端决定输入数据从哪个端口输出 7.2 常用中规模时序逻辑电路 1:集成同步计数器74193 功能:对输入数据进行累加/累减计数 2:集成寄存器74194 功能:对数据进行双向移位 - 1 -

文档评论(0)

1亿VIP精品文档

相关文档