电子技术基础数字部分第5版.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子技术基础数字部分第5版

电子技术基础:数字部分(第5版) 作  者: 康华光 著 华中科技大学电子技术课程组 编 丛 书 名: 出 版 社: 高等教育出版社 ISBN:9787040177909 出版时间:2006-01-01 版  次:5 页  数:536 内容简介   《电子技术基础:数字部分(第5版)》为普通高等教育“十五”国家级规划教材。前版荣获2002年全国普通高等学校优秀教材一等奖。其特点如下:(1)加强了数字逻辑的概念与设计;(2)以CMOS器件为主兼顾其他类型的器件;(3)引入了Verilog硬件描述语言和QUARTUS集成开发软件,利用PLD和EDA技术可以实现多种数字逻辑电路;(4)采用新的思路和技术构建模数和数模转换器,作为模拟电路和数字电路的接口。   全书内容包括:数字逻辑概论,逻辑代数和Verilog硬件描述语言,逻辑门电路,组合逻辑电路,锁存器和触发器,时序逻辑电路,存储器、复杂可编程器件和现场可编程门阵列,脉冲波形的产生和变换,模数和数模转换器,数字系统设计基础。   《电子技术基础:数字部分(第5版)》可作为高等学校电气信息类(含电气类、电子类)等专业“数字电子技术基础”课程的教材。 AA472FFD8D1EE07E77279E739A4F9A7E目录 1 数字逻辑概论 1.1 数字电路与数字信号 1.1.1 数字技术的发展及其应用 1.1.2 数字集成电路的分类及特点 1.1.3 模拟信号和数字信号 1.1.4 数字信号的描述方法 1.2 数制 1.2.1 十进制 1.2.2 二进制 1.2.3 十一二进制之间的转换 1.2.4 十六进制和八进制 1.3 二进制数的算术运算 1.3.1 无符号二进制数的算术运算 1.3.2 带符号二进制数的减法运算 1.4 二进制代码 1.4.1 二一十进制码 1.4.2 格雷码 1.4.3 ASCII码 1.5 二值逻辑变量与基本逻辑运算 1.6 逻辑函数及其表示方法 小结 习题 2 逻辑代数与硬件描述语言基础 2.1 逻辑代数 2.1.1 逻辑代数的基本定律和恒等式 2.1.2 逻辑代数的基本规则 2.1.3 逻辑函数的代数化简法 2.2 逻辑函数的卡诺图化简法 2.2.1 最小项的定义及其性质 2.2.2 逻辑函数的最小项表达式 2.2.3 用卡诺图表示逻辑函数 2.2.4 用卡诺图化简逻辑函数 2.3 硬件描述语言Verilog HDL基础 2.3.1 Verilog的基本语法规则 2.3.2 变量的数据类型 2.3.3 Verilog程序的基本结构 2.3.4 逻辑功能的仿真与测试 小结 习题 3 逻辑门电路 3.1 MOS逻辑门电路 3.1.1 数字集成电路简介 3.1.2 逻辑电路的一般特性 3.1.3 MOS开关及其等效电路 3.1.4 CMOS反相器 3.1.5 CMOS逻辑门电路 3.1.6 CMOS漏极开路门和三态输出门电路 3.1.7 CMOS传输门 3.1.8 CMOS逻辑门电路的技术参数 3.1.9 NMOS门电路 3.2 TTL逻辑门电路 3.2.1 BJT的开关特性 3.2.2 基本BJT反相器的动态性能 3.2.3 TTL反相器的基本电路 3.2.4 TTL逻辑门电路 3.2.5 集电极开路门和三态门电路 3.2.6 BiCMOS门电路 3.2.7 改进型TTL门电路——抗饱和TTL电路 *3.3 射极耦合逻辑门电路 *3.4 砷化镓逻辑门电路 3.5 逻辑描述中的几个问题 3.5.1 正负逻辑问题 3.5.2 基本逻辑门电路的等效符号及其应用 3.6 逻辑门电路使用中的几个实际问题 3.6.1 各种门电路之间的接口问题 3.6.2 门电路带负载时的接口电路 3.6.3 抗干扰措施 3.7 用Vefilog HDL描述逻辑门电路 3.7.1 CMOS门电路的Verilog建模 3.7.2 CMOS传输门电路的Verilog建模 小结 习题 4 组合逻辑电路 4.1 组合逻辑电路的分析 4.2 组合逻辑电路的设计 4.3 组合逻辑电路中的竞争冒险 4.3.1 产生竞争冒险的原因 4.3.2 消去竞争冒险的方法 4.4 若干典型的组合逻辑集成电路 4.4.1 编码器 4.4.2 译码器/数据分配器 4.4.3 数据选择器 4.4.4 数值比较器 4.4.5 算术运算电路 4.5 组合可编程逻辑器件 4.5.1 PLD的结构、表示方法及分类 4.5.2 组合逻辑电路的PLD实现 4.6 用Verilog HDL描述组合逻辑电路 4.6.1 组合逻辑电路的门级建模 4.6.2 组合逻辑电路的数据流建模 4.6.3 组合逻辑电路的行为级建模 小结 习题 5 锁存器和触发器 5.1 双稳态存储单元电路 5.1.1 双稳态的概念 5

您可能关注的文档

文档评论(0)

ailuojue + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档