- 5
- 0
- 约6.9千字
- 约 14页
- 2017-09-05 发布于湖北
- 举报
表决器电路 课程设计
电气与信息工程 学院
电气工程及其自动化 专业
题 目: 表决器电路设计
姓 名:xxx
学 号: 181413214
指导教师:何国锋
时间: 2015年 6 月 22 日~ 2015年 6 月 26日
题目 表决器电路设计
摘要
随着社会的飞速发展,科学技术的应用已经渗入到社会的各个领域。目前,各领域的激烈竞争迫使人们不得不对办事效率格外重视,同时,这也是方便、高效的社会发展趋势之必需。会议表决方面亦是如此。表决器所具有的功能使它成为这方面当之无愧的选择。本设计正是关于多数表决器的设计,用于各种场合的投票选举。
设计目的:
进一步掌握组合逻辑电路和时序逻辑电路的分析设计方法,巩固课堂上学到的知识;
学习对原有电路进行改进的方法,使电路在设计上逻辑更合理,更人性化;
掌握一些常见的数字电路芯片的使用方法;
通过对电路进行改进的实践,培养创新意识。
主要内容如下:
1、用于十人以下会议表决,半数人以上同意通过;
2、考虑弃权情况,有四人以上弃权推迟会议再议;
3、根据表决情况显示“否决、通过、再议”字样;
4、显示方式自己设计。
主要方法:
将各种元器件通过逻辑门按电路图有效连接起来,投票信号由脉冲显示,通过线路输入到计数器中进行累加计算,将经过计
原创力文档

文档评论(0)