8数据选择器和数据分配器.docVIP

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
8数据选择器和数据分配器

数字电路-08 数据选择器和数据分配器应用实验 实验目的 了解变量译码器和数据选择器的逻辑功能和具体应用。 熟悉中规模组合逻辑器件功能的测试和设计方法。 实验原理 (1)变量译码器 变量译码器有n个输入,2n个输出,每个输出唯一地对应一组输入构成的二进制 码,当且仅当输入组合为该码时,输出呈有效电平。中规模TTL集成译码器有74LS139(双2输入、4输出)、74LS138(3输入、8输出)和74LS154(4输入、16输出),输出均为低电平有效,并具有低电平有效的使能控制端。变量译码器除在数字系统中起二进制译码作用外,还可实现组合逻辑函数、数据分配等功能。 74LS139的引脚图如图8-1(a)所示,片上有两个独立的2线-4线译码器,各 输出逻辑表达式为: 0 =、1 = 、2 =、3 = 显然,当使能为有效电平“0”时,如果译码器A1,A0输入的是逻辑函数的输入变量A,B,则i代表了A,B构成的最小项mi的反函数(最大项)。所以,2线-4线通用译码器可附加与非门(与门)实现用标准与-或(标准或-与)表达式表示的二变量组合逻辑函数。同理,n线-2n线通用译码器可实现n变量的组合逻辑函数。 如果把译码器的使能端作为数据输入端,则可实现数据分配功能。被分配的串行数字信号Di从输入,当A1,A0为不同的二进制码时,Di信号被分配到译码器对应的输出端i。比如A1A0为“11”时, Di信号被分配到3,此时0~2输出均为高电平。 (b) (c) 图8-1 器件引脚排列 (2)数据选择器 数据选择器有n位控制信号,2n个数据输入。每组控制码能够选择唯一的一个数据输出,类似由控制码切换的多选一开关。中规模TTL集成数据选择器有74LS153(双4选1)和74LS151(8选1),都具有低电平有效的使能控制端。数据选择器的主要功能是实现多路信号的选择,当控制端输入函数的逻辑变量、数据端输入函数值时,可以实现组合逻辑函数。 74LS153的引脚功能如图8-1(b)所示,片上有两个4选1数据选择器,控制端A1,A0共用。输出逻辑表达式为: Y=(1 0 D0+1A0 D1+ A1 0 D2+ A1 A0 D3) 图8-2为一个报警控制电路,其中数据选择器选择两个不同频率的信号控制音频蜂鸣器。音频蜂鸣器的有效信号频率在20Hz~2kHz音频范围内,频率不同音调不同。声音的强弱与音频蜂鸣器的驱动电流成正比。由于TTL电路的驱动能力有限,为提高音量,采用NPN三极管9013进行电流放大。三极管工作在开关状态,当数据选择器输出E为“0”时,三极管截止,蜂鸣器没有电流通过;当E为“1”时,三极管饱和,Uce约为0.2V,蜂鸣器得电。当E的信号切换频率在音频范围内时,蜂鸣器鸣响。9013的引脚如图8-1(c)所示。 实验参考电路 声光报警电路如图8-2所示。 函数发生器如图8-3所示。 图8-2 声光报警 图8-3 用数据选择器实现的函数发生器 实验预习要求 复习译码器、数据选择器及数据分配器的工作原理。 分析图8-2电路的报警控制信号W的有效电平是高还是低?报警时蜂鸣器的控制信 号E是什么波形?蜂鸣器的鸣叫声音可能是怎样的? 根据图8-3列出电路输出CY和SUM的布尔表达式及真值表。如果输入A,B,C是三 个一位的二进制数,分析电路的逻辑功能。 设计一个数据选择、分配电路,设计要求: ①四个一位的输入数据D0,D1,D2,D3,用两个逻辑开关编码选择; ②四个一位的输出数据Y0,Y1,Y2,Y3,另用两个逻辑开关编码选择; ③ 功能:可以将四个输入数据中的任何一路信号Di选择并分配给四个输出中的任 何一个Yi。 选择集成器件设计电路,画出电原理图,标明各集成器件的引脚编号。 用74LS153设计一个一位二进制数的全减器。输入三个一位的二进制数A,B,C, 输出逻辑变量D和V。其中D是A减B减C的差,V表示了A的值是否够被B,C减,够减时V=“0”,否则为“1”。列出真值表,画出电原理图。 用74LS139和两个四输入与非门(或四输入与门)实现全减器,画出电原理图。 用4选1数据选择器74LS153和两位二进制计数器设计一个信号传输方式转换电路, 把四位并行码D0~D3转换成一列串行信号。要求转换位序可以根据需要选择先高位后低位或者相反。画出设计的电路原理图。 实验内容及步骤 (1)译码器功能测试。 根据图8-1 中74LS139的引脚图,任选其中一个2线-4线译码器测试其功能。使能端由1Hz脉冲信号控制,输入A1,A0由逻辑开关控制,四个输出Y0~Y3接逻辑指示灯(发光二极管)。改变输入A1,A0的状态,观察Y0~Y3的输出记录在表8-1中(记录输出

文档评论(0)

xjj2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档