- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理教案3
第三章 存储器
难点和重点
1 .静态RAM 芯片组的连接当用SRAM 芯片组成芯片组,
进而和CPU 相连时,首先要搞清楚RAM 总容量和单片容量的关
系;然后,应区分片内地址线和片选地址线,最后,将片内地址
线、数据线与系统总线相应地一一相连,并将片选地址线经译码
后与片选信号相连。其步骤举例说明如下:
(l )已知单片容量为 N ×m ( N 个字,每字m 位),要求
1 1 1 1
总容量为N ×m ( N个字,每字m位),则一个芯片组的容量为 N1
×m,共需m/m 个单片,要达到N ×m的总容量,共需N/N 个芯
1 1
N m
片组,即 × 个RAM芯片。
N m
1 1
(2 )由于单片容量为N ×m ,芯片组容量为N ×m,则片
1 1 1
内地址线为log N =P 根,数据线为m根(8 位或 16 位)。将它们
2 1 1
分别与系统总线中的A0~AP1 一 1及D0~Dm一1;相连。同时,将读
/写控制信号R/W (或 )与系统总线的RD (或 )相连。
WE WR
(3) 由于总容量为N ×m,则片选地址线为log N一log N = (P
2 2 1
一P )根,应为系统总线的A 一A ,将这(P一P )根片选地
1 P1 P-1 1
址线译码后分别与各芯片组的片选端相连。如用 2114 芯片组成
4096x8 存储容量,则分析步骤如下:
① 2114 芯片容量为1K ×4,总容量为4 K ×8,即N 1= IK ,
m1=4、N = 4K、m=8,故一个芯片组的容量为1K ×8,需2 个2114。
N 4K
4 K ×8 总容量共需 4 个芯片组,即需
N 1K
1
N m
=× =× 4 2 8 个2114 芯片。
N m
1 1
② 片内(既组内)地址线为P = log N = log 1024=10。芯片
1 2 1 2
组数据线为 8 根,它们分别与系统总线的A ~A 及D ~D 相连。
0 9 0 7
此外, 与系统总线的 相连。
WE WR
③ 片选地址线为(P一Pl= log 4096 一log 1 024 ) 2 根,应
文档评论(0)