- 1、本文档共53页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
组合逻辑-read
第五章 组合逻辑
组合电路与时序电路
组合电路与时序电路
Out
In 组合逻
In 组合逻 Out 辑电路
辑电路
状态
组合电路 时序电路
Output = ( )
Output = f (In ) f In, Previous In
静态CMOS电路
静态CMOS电路
(1)在每一时间(除切换期间)每个门的输出总是通过低阻连至 V 或 V
DD ss
(2 )静态时门的输出值总是由电路所实现的布尔函数决定
(3 )不同于动态电路:动态电路把信号值暂时存放在高阻抗电路节点电容上
2004 -10-20 清华大学微电子所 《数字大规模集成电路》 周润德 第六章(1)第 1 页
第一节 静态互补CMOS 电路
第一节 静态互补CMOS 电路
(PUN 和 PDN 是对偶的逻辑网络 )
V
DD
In1 PUP 是 PDN 的对偶
…
仅 PMOS
In2 PUN
InN F(In1,In2,…InN) (DeMorgan’s 定理)
In1 A +B AB
In2… PDN 仅 NMOS
InN AB A +B
互补逻辑门是“反相”的:AND = NAND + INV
2004 -10-20 清华大学微电子所 《数字大规模集成电路》 周润德 第六章(1)第2 页
阈值损失
阈值损失
V V
DD DD
PUN
S D
V
DD
D S
您可能关注的文档
- 作物dna分子标记辅助育种.doc
- 最优滤波理论.ppt
- 最优二叉搜索树上机报告-read.doc
- 最优控制与系统仿真.pdf
- 最优多用户检测问题适应值曲面分析3.pdf
- 最新活动消息广岛内的日语教室-广岛平和记念资料馆.pdf
- 组合逻辑电路的分析与设计-read.ppt
- 阻焊层板图soldermask.ppt
- 足太阳膀胱经和足少阴肾经.ppt
- 组蛋白基因家族.ppt
- DB44_T 2611-2025 城市排水管网有毒有害气体监测与风险分级管理技术标准.pdf
- DB44_T 2612-2025 竞赛类科普活动策划与实施服务规范.pdf
- DB43_T 2947-2024 烟草种子质量控制规程.pdf
- DB37_T 4836-2025 煤矿风量实时监测技术要求.pdf
- 叉车防撞系统,全球前22强生产商排名及市场份额(by QYResearch).docx
- 超滤膜,全球前18强生产商排名及市场份额(by QYResearch).docx
- DB62T 4172-2020 玉米品种 酒623规范.pdf
- DB62T 4160-2020 在用真空绝热深冷压力容器综合性能在线检测方法.pdf
- DB62T 4164-2020 辣椒品种 酒椒1号.pdf
- DB62T 4133-2020 公路隧道地质超前预报机械能无损探测技术规程.pdf
文档评论(0)