网站大量收购独家精品文档,联系QQ:2885784924

字电路 第5章.ppt

  1. 1、本文档共26页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路第5章

第5章:同步时序电路和数字系统设计 §5-1 状态表与同步时序电 路的基本设计方法 数字系统的基本结构 控制单元(同步时序电路) 数据处理单元:主要完成数据的采集、存储、运算和传输,与外界 进行数据交换。主要由存储器、运算器、数据选择 其等功能电路组成。 §5-1 同步时序电路的基本设计方法 §5-1-1 原始状态表的建立 §5-1-2 用触发器实现同步时序电路 §5-1-3 用MSI时序模块同步时序电路 原始状态图(状态表) 原始状态图(状态表):根据设计命题的 要求初步画出的状态图(状态表)可能包 含多余状态,其建立无明显规律可循,是 时序电路设计中重要的一步。 §5-1-1 原始状态表的建立 例1:111序列检测器 例2:010和1001序列检测器 例3:余三码误码检测器(1) 例3:余三码误码检测器(2) 例5:串行加法器 §4-2-3 莫尔型电路的分析 例6:加1/加2同步计数器 §5-1-2 用触发器实现同步时序电路 一、状态化简 例1:状态表化简 例2:未完全描述状态表化简 二、状态分配 三、导出激励方程和输出方程 四、设计举例1 四、设计举例1 设计举例2(8421码加法计数器) 设计举例2(续) * 针对比较简单的同步电路,设计方法是:文字功能描述→状态表或状态图→逻辑方程→逻辑图 步骤: 1、分析题意,确定输入、输出变量。 1、选择状态,以记忆电路输入的历史过程。 2、对每一个状态,考察在每一种输入组合下应转入的下一个状态,从而导出状态图和状态表。 S1:收到0 S2:收到一个1 S3:收到两个1 当连续收到三个或三个以上1时输出1。 S0:0 S1:01 S2:010,10 S3:100 S4:1001 S5:011 余3码:0011-1100 S0:表示复位 S0:进位为0 S1:进位为1 串行加法器 和为0 、无进位:00/0 和为0 、有进位:01/0 和为1、 无进位:10/1 和为1、 有进位:11/1 X=0时加1计数,计到9后再回0,X=1时加2计数,计到8后再回0,计数器状态为奇数时,X不会为1。 指导思想:用尽可能少的触发器和门电路实现待设计电路。 步骤: 一、状态化简 二、状态分配 三、导出激励方程和输出方程 四、设计举例 五、时钟偏移 目的:用减少状态个数,达到简化电路的目的。 对于完全规定的状态表,状态化简建立在状态等价的基础上。 状态等价:以Si为起始状态,在任一可能的输入序列作用下的输 出序列均与以Sj为起始状态,在同一输入序列作用下 的输出序列相同,称Si与Sj等价( Si≈Sj)等价的状态 用一个状态代替。 状态等价条件:在所有可能的输入下: 1、它们的输出相同; 2、它们的次态满足下列条件之一: ① 次态相同; ② 次态交错; ③ 次态互为隐含条件。 {S1,S3,S4}{S2,S5}{S6,S7} 1.作状态对图; 2.状态一一比较,结果填入状态图; 3.检查隐含条件; 4.求出全部状态等价类,状态合并,画出简化状态表。 S1={S1,S6} S2={S2,S3,S8} S2={S2,S3} S4={S4,S7} S5={S5,S6} 目的:状态用触发器状态表示,因此,要对状态分配二进制代码。 方法:状态分配影响电路的复杂程度,符合以下条件的状态,应尽可能分配相邻的代码。 1、在同一输入下,有相同次态的现态;(S1,S2、S2,S3) 2、同一现态在相邻输入下的次态; (S1,S3、S1,S4、 S2,S3) 3、在所有输入下,有相同输出的现态。(S2,S3) S1=00 S2=01 S3=11 S4=10 二、状态分配、状态编码

文档评论(0)

aena45 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档