- 1、本文档共34页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第7章多级结构的存储器系统概述和主存储器
计算机组成与系统结构——流水线技术 第7章 本章主要内容 多级结构的存储器系统概述 主存储器部件的组成和设计 主存储器概述 动态存储器原理 静态存储器原理 存储器的组织 教学计算机的内存储器实例 提高储存器系统性能的途径 存储器系统的概念与目标 存储器的作用 计算机中用来存放程序和数据的部件,是冯.诺依曼结构计算机的重要组成 程序和数据的共同特点:二进制位串 存储器的要求 能够有两个稳定状态来表示二进制中的“0”和“1” 容易识别,两个状态能方便地进行转换 几种常用的存储介质:磁介质、触发器、电容、光盘 存储器系统的概念与目标 存储器追求的目标 尽可能快的存取速度:应能基本满足CPU对数据的要求 尽可能大的存储空间:可以满足程序对存储空间的要求 尽可能低的单位成本:(价格/位)在用户能够承受范围内 怎么实现这个目标? 用多级结构存储器把要用的程序和数据,按其使用的急迫程度分段调入存储容量不同、运行速度不同的存储器中,并由硬软件系统统一调度管理 例如三级结构存储器:cache-主存-虚存 多级结构存储器系统 选用生产与运行成本不同的、存储容量不同的、读写速度不同的多种存储介质,组成一个统一的存储器系统,使每种介质都处于不同的地位,发挥不同的作用,充分发挥各自在速度、容量、成本方面的优势,从而达到最优性能价格比,以满足使用要求。 例如:用容量更小但速度最快的 SRAM芯片组成 CACHE,容量较大速度适中的 DRAM芯片组成 MAIN MEMORY,用容量特大但速度较慢的磁盘设备构成 VIRTUAL MEMORY。 程序运行的局部性原理 程序运行的局部性原理表现在三方面 时间方面:在一小段时间内,最近被访问过的程序和数据很可能再次被访问,例如:程序循环 空间方面:在空间上这些被访问的程序和数据往往集中在一小片存储区,例如:数组存放 指令执行顺序方面:在访问顺序上,指令顺序执行比转移执行的可能性大 (大约 5:1 ) 合理地把程序和数据分配在不同存储介质中 多级结构存储器之间应满足的原则 一致性原则 同一个信息可以处在不同层次存储器中,此时,这一信息在几个级别的存储器中应保持相同的值。 包含性原则 处在内层的信息一定被包含在其外层的存储器中,反之则不成立,即内层存储器中的全部信息是其相邻外层存储器中一部分信息的复制品 。 两级存储器举例 某计算机系统的内存由Cache和主存构成,Cache的存取周期TA1为45ns,主存的存取周期TA2为200ns。已知在一段给定的时间内,CPU共访问内存4500次,其中340次访问主存,求: (1)Cache的命中率是多少? (2)CPU访问内存的平均访问时间TA是多少? (3)Cache-主存系统的效率是多少? 解:⑴ 命中率H=(4500-340)/4500=0.92。 ⑵ CPU访存平均时间TA =0.92×45+(1-0.92)×200=57.4ns ⑶ cache-主存系统的效率e = TA1 / TA =45/57.4=78℅ 主存储器概述 半导体存储器的分类 静态和动态RAM芯片特性 SRAM DRAM 存储信息 触发器 电容 破坏性读出 非 是 需要刷新 不要 需要 送行列地址 同时送 分两次送 运行速度 快 慢 集成度 低 高 发热量 大 小 存储成本 高 低 一般用途 CACHE 内存条 主存储器的组成 要组成一个满足要求的存储体,先要选择存储器芯片,再把它们连接起来。 根据存储器要求的容量和选定的存储芯片容量,可计算出总的芯片数,即: 存储芯片的连接方式也称扩展方式,常用的扩展方式有位扩展法、字扩展法、字位同时扩展法。 SRAM芯片HM6116引脚图 ROM芯片28c64引脚图 (1)位扩展方式 当主存与单个存储芯片的字数相同、但位数不同时, 可用位扩展的方式来组织多个存储芯片构成存储器。 扩展芯片时, 字数不变, 位数增加。 (2)字扩展方式 只增加存储器的字数量, 而位数量保持不变。连接时: ● 将各芯片的地址线、数据线、读写控制线并联后, 再与系统总线的地址线、数据线、读写控制线相连接。 ● 字扩展法的关键是各芯片地址范围的确定, 即片选信号CS的连接, 片选信号用系统地址总线高位地址经片选译码器译码得到。 ● WE为读写控制,WE为低电平时, 做写操作; 为高时读。 (3)字、位扩展法 存储器芯片的字数和字长均不能满足主存储器要求时, 采用字、位同时扩展的方法来构成主存储器。 2.地址编码与译码 功能: 把地址线送来的地址信号翻译成对应存储单元的选择信号。 地址译码方式: 单译码和双译码两种。 (1)单译码方式: 又称字选法, 对应的存储器是字结构的。结构简单,
文档评论(0)