基于MPMC的高性能DMA控制器的设计-电子器件.PDFVIP

基于MPMC的高性能DMA控制器的设计-电子器件.PDF

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于MPMC的高性能DMA控制器的设计-电子器件.PDF

第40卷 第3期 电 子 器 件 Vol40  No3 2017年6 月 ChineseJournal of Electron Devices June 2017 Design of High ̄Performance DMA Controller Based on MPMC∗ 1ꎬ2 2 3∗ LIUJia ꎬYANGJieming ꎬZHAOBaofeng (1.Electronic Information Engineering DepartmentꎬShanxiPolytechnic CollegeꎬTaiyuan 030006ꎬChinaꎻ 2.College of Mechanical EngineeringꎬTaiyuan University of TechnologyꎬTaiyuan 030024ꎬChinaꎻ 3.College of Mining EngineeringꎬTaiyuan University of TechnologyꎬTaiyuan 030024ꎬChina) Abstract:According to ATA6 protocolꎬthe control module to IDE hard disk is achieved on FPGAꎬand using the MPMC IP core of Xilinxꎬthe NPI interface controller is designed that can access the external DDR2_SDRAM. Utilizing embedded FPGA development environment and designing top control IP coresꎬthe effective connection between hard disk controller and NPI interface is completed. Then direct fast data transmission between hard disk and DDR2_SDRAMisimplementedunder MicroBlazecontrol.Implementingthehigh ̄performanceDMA Controllerꎬ increasing the host’s CPU utilizationꎬthe design is verified on Xilinx XUPV5_LX110T development platform. Key words:ATA hard diskꎻFPGAꎻMPMCꎻNPI interface - EEACC:7200        doi:10.3969/j.issn.1005 9490.2017.03.022 基于MPMC的高性能DMA控制器的设计∗ 1ꎬ2 2 3∗ 刘  佳 ꎬ杨洁明 ꎬ赵宝峰 (1.山西职业技术学院电子信息工程系ꎬ太原 030006ꎻ2.太原理工大学机械工程学院ꎬ太原 030024ꎻ 3.太原理工大学矿业工程学院ꎬ太原 030024) 摘  要:依据ATA6协议ꎬ在FPGA上设计对IDE硬盘的控制模块ꎬ同时使用Xilinx 的多端口内存控制器MPMCIP核ꎬ实现能 够访问外部DDR2_SDRAM 的NPI接口控制器ꎮ 在此基础上ꎬ利用嵌入式FPGA开发环境ꎬ设计顶层控制IP核ꎬ完成硬盘控制 器与NPI接口的有效衔接ꎮ 在MicroBlaze 的控制下ꎬ数据在硬盘与DDR2_SDRAM之间直接高速传输ꎬ实现了高性能D

文档评论(0)

2752433145 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档