- 1、本文档共10页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
李游 16路抢答器报告
武汉理工大学华夏学院
课程设计报告书
课题:十六路抢答器的仿真设计
指导教师 : 徐国成
专业班级: 测控1081
姓名学号: 李游(10212508119)
起止日期 : 2010年12月20日至2010年12月26日
十六路抢答器课程设计任务书
仿真设计基本要求:
(1)设计一个竞赛抢答器,可同时供十六名选手或代表队参加比赛;
(2)给节目主持人设置一个控制开关,用来控制系统的清零(编号显示数码管灭灯)和抢答器的开始;
(3)?抢答器具有数据锁存和显示功能 ,当某一路抢答成功时,放光二极管立即点亮,并在数码管上显示该路的号数,直到主持人按复位开关为止,其他人再抢答无效;
摘要
基于proteus仿真软件,结合数电模电所学知识设计简易16路抢答器。该系统是由数字电路的单元电路组成大型综合系统的仿真设计,抢答器具有数据锁存和显示功能 ,当某一路抢答成功时,放光二极管立即点亮,并在数码管上显示该路的号数,直到主持人按复位开关为止,其他人再抢答无效;该系统具有简单,容易操作等特点。
关键词 数字电路 抢答器
目录
第一章 16路抢答器的设计要求及设计方案…………………………………………
1.1 设计要求………………………………………………………………………………
1.2 设计原理………………………………………………………………………………
第二章 抢答器的硬件设计
第三章 总结
附录
附录一、16路抢答器电路图…………………………………………………
附录二、参考文献…………………………………………………
16路抢答的设计要求及设计方案
设计要求
仿真设计基本要求:
(1)设计一个竞赛抢答器,可同时供十六名选手或代表队参加比赛;
(2)给节目主持人设置一个控制开关,用来控制系统的清零(编号显示数码管灭灯)和抢答器的开始;
(3)?抢答器具有数据锁存和显示功能 ,当某一路抢答成功时,放光二极管立即点亮,并在数码管上显示该路的号数,直到主持人按复位开关为止,其他人再抢答无效;
仿真设计扩展功能:
(1)抢答器具有定时抢答的功能,且一次抢答时间可以由主持人设定(如97s)。当节目按下“开始”按钮后,要求定时器立即倒计时,并在显示器上显示,同时“滴”的声响
(2)参赛选手在设定的时间内抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答时刻的时间,并保持到主持人将系统清零为止;
(3)如果定时器的时间已到,却没有选手回答,则本次抢答无效,系统短暂报警,并封锁输入电路,禁止选手超时抢答,时间显示器上显示00
1.2 设计原理
设计思路(抢答器总体框图):
1.3. 多路抢答器的工作过程
接通电源,当节目主持人,抢答器处于禁止工作状态,显示选手编号的显示器灭灯,当主持人宣布抢答题目并宣布抢答开始,同时主持人,倒计时开始显示延时时间,报警电路扬声器给出提示音响,抢答器处于工作延时状态,当规定的抢答时间到,却没有选手抢答时,系统给出报警提示,并封锁优先编码器,禁止选手超时抢答。
当选手在规定的时间内按下抢答按钮时,抢答器完成如下工作:
优先编码器立即分辨出抢答者编号然后译码及显示电路显示选手编号;报警电路扬声器发出声响,提醒节目主持人;由锁存器经延时电路发出控制信号,对显示选手编号的显示器进行锁存,避免其它选手再次抢答;可预置计数器停止计数,显示剩余时间,并保持到主持人将系统清零为止,当选手将问题回答完毕,主持人操作控制开关,使系统处于禁止工作状态,以便进行下一轮的抢答。
1.抢答电路设计
1)优先编码电路及显示电路设计
由设计要求知,抢答器电路的功能有两个:一是能分辨出选手按键的先后,并锁存优先抢答者的编号,供译码显示电路使用;二是要能使其它选手的按键操作无效。本设计选用优选编码器选用74LS148,D触发器选用74LS74,译码器选用CD4511, 数码管选用共阴极数码管
①74LS192工作方式
74LS192功能表如表4-5所示,其逻辑图如图4-31所示其中清零端;是置数端;为预置数据输入端;为减计数时钟输入端;为加计数时钟输入端;是进位输出端,当加计数到最大值时,发出一个低电平信号(平时为高电平);为减计数借位输出端,当减计数当零时,发出一低电平信号(平时为高电平);和负脉冲宽度等于时钟脉冲低电平宽度。由表4-5知,74LS192共有以下5种工作方式:a. 异步清零
当时,数据输出端立即被置为0;
b. 异步并行置数
当,时,的数据将立即分别被所接收;
加计数
当,,时,时钟脉冲上升沿到来时,实现加计数;
d. 减计数当,,时,时钟脉冲上升沿到来时,实现减计数功能;
文档评论(0)