全差分运放电路的设计.pdf

  1. 1、本文档共32页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
全差分运放电路的设计.pdf

一个全差分运放电路的设计 一个全差分运放电路的设计 王彦、嵇楚 王彦、嵇楚 内容安排 内容安排 • 1)运放的设计要求 • 1)运放的设计要求 • 2 )结构的选取 • 2 )结构的选取 • 3)参数计算 • 3)参数计算 • 4 )仿真结果 • 4 )仿真结果 • 5 )性能指标 • 5 )性能指标 一、设计要求(spec) 一、设计要求(spec) • DC gian: 80dB • DC gian: 80dB • Gain Bandwidth: 50Mhz • Gain Bandwidth: 50Mhz • Loading: =5pF • Loading: =5pF • Phase margin: 60 degree • Phase margin: 60 degree • Gain margin: 12dB • Gain margin: 12dB • Slew rate: 200V/us • Slew rate: 200V/us • Common mode: 2.5 V(VDD = 5V) • Common mode: 2.5 V(VDD = 5V) • GBW of CMFB: 10 Mhz • GBW of CMFB: 10 Mhz • Equivalent input noise: 20 nV / Hz • Equivalent input noise: 20 • Input offset voltage: 10 mv • Input offset voltage: 10 mv • Output swing: ±2v (each • Output swing: 2v (each • output) • output) 二、电路结构 二、电路结构 三、参数计算 三、参数计算 • 1)由Slewrate(200V/us)和C (5pF) 确定各路 • 1)由Slewrate(200V/us)和 L 确定各路 • 电流: • 电流:

文档评论(0)

zhoubingchina + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档