- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子线路3.1~2.ppt
* * * 输入: 逻辑关系:Fi = fi (X1、X2、…、Xn) i = (1、2、…、m) 输出: X1、X2、…、Xn F1、F2、…、Fm 第 3 章 组合逻辑电路 … An … A1 L1 Lm A2 L2 组合逻 辑电路 一、什么是组合逻辑电路? 任意时刻电路的输出仅仅取决于该时刻的输入,与电路原来状态无关 二、结构特点 由门电路组成,输出到输入间无反馈 三、功能表示法 逻辑图等 (同第一章) 四、按逻辑功能分类 编码器、译码器等 五、分析和设计 任务 分析: 设计: 给定逻辑图 得到逻辑功能 分析 给定逻辑功能 画出逻辑图 设计 将客户的具体要求用逻辑函数加以描述,再用具体的电路加以实现。 用SSI进行设计 用MSI进行设计 用半定制IC进行设计 (门电路) (译码器、数据选择器) (PLD、FPGA) 逻辑图 逻辑表达式 1 1 最简与或表达式 化简 2 2 从输入到输出逐级写出 继续 §3.2.1 组合电路的分析 最简与或表达式 3 真值表 3 4 电路的逻辑功能 当输入A、B、C中有2个或3个为1时,输出Y为1,否则为0.此电路是一个3人表决电路:只要有2票或3票同意,表决通过 4 0 0 0 1 0 1 1 1 继续 例: A B Y AB AAB BAB Y=AAB BAB =AAB + BAB =AAB + BAB =AB (A + B)= (A+B) (A+B)= 0+AB+AB +0 异或门 =AB+AB 继续 =1 B Y =1 =1 A C D ①逐级写出逻辑式 M N ②列出真值表 【例】分析图示电路逻辑功能。 ①逐级写出逻辑式 ②列出真值表 0 1 1 1 Y 1 1 1 1 1 0 1 1 0 0 1 1 1 1 0 1 0 1 0 1 1 0 0 1 0 0 0 1 1 1 1 0 0 1 1 0 1 0 1 0 0 0 1 0 1 1 0 0 0 1 0 0 1 0 0 0 0 0 0 0 D C B A 0 1 1 0 1 0 0 1 1 0 0 1 0 1 1 0 ③逻辑功能说明 如果输入的二进制代码中1的个数是奇数时,输出为1; 如果输入的二进制代码中1的个数是偶数时,输出为0; 这是一个四位检奇电路。 ≥1 A B C L P ≥1 A B C L P (3)由表达式列出真值表。 (4)分析逻辑功能 : 当A、B、C三个变量不一致时,输出为“1”,所以称为“不一致电路”。 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 A B C 0 1 1 1 1 1 1 0 L 真值表 解:(1)由逻辑图逐级写出表达式(借助中间变量P)。 (2)化简与变换: 设计 给定逻辑功能 逻辑电路图 根据给出的实际逻辑问题, 求出实现这一逻辑关系的最佳逻辑电路。 ② 满足速度需求,级数最少,减少门电路延迟 ?何谓最佳? ① 所用器件数目最少,器件种类最少,且器 件之间的连线最少。称“最小化”电路。 ③ 功耗小,工作稳定 §3.2.2 组合电路的设计 形式变换 写出表达式 并简化 步骤: 确定输入、输出 列出真值表 分析题意,将设计 要求转化为逻辑关 系,这一步为设计 组合逻辑电路的关键 根据设 计要求 根据设计所用 芯片要求 画逻辑电路图 选择所需 门电路 下面通过例题学习 如何设计组合逻辑电路 [例] 设计一个A、B、C三人表决电路。当表决某个提案时, 多数人同意,则提案通过,但A具有否决权。用与非门实现。 解: (1)分析设计要求,列出真值表 设 A、B、C 同意提案时取值为 1,不同意时取值为 0;Y 表示表决结果,提案通过则取值为 1,否则取值为 0。可得真值表如右。 A、B、C三人表决电路 多数人同意,则提案通过,但A具有否决权 1 1 1 0 1 1 1 0 1 0 0 1 1 1 0 0 1 0 1 0 0 0 0 0 Y C B A 输出 输 入 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 0 (2)化简输出函数 Y=AC+AB A BC 0 1 00 01 11 10 1 1 1 0 0 0 0 0 用与非门实现 ,并求最简与非式 =AC+AB=AC·AB 继续 (3)根据输出逻辑式画逻辑图
您可能关注的文档
最近下载
- DMX512灯光调光控制程序.doc VIP
- 四种不同类型土壤保水剂保水性能的比较-生态学杂志.PDF VIP
- 2019年中央机关公开遴选和选调公务员笔试真题〔B卷完好版解析〕_党政公选考试公共科目题库_公共科目真题_模拟试题.docx VIP
- 北京市东城区汇文中学2023-2024学年七年级上学期月考数学试题(无答案).docx VIP
- 《有效复习》班队活动教案.doc VIP
- 四年级阅读理解专项训练可打印.docx VIP
- 法医考试题目及答案.doc VIP
- 《水泥胶砂保水率测定方法》GB_T 45002-2024.pdf
- USON介绍分析.ppt VIP
- 新学期小学英语开学第一课主题班会PPT课件.pptx VIP
文档评论(0)