数字电子技术教学资料 A卷.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字电子技术》课程考试试卷(A卷) ???? 。 2、(34)10=( )2, 3、已知函数,则其对偶式为 4、则= 5、AB+C增加 项可消除A变量引起的竞争冒险。 6、数字信号是指时间和幅值上都是? ? 的信号。常指在两个稳定状态之间作阶跃式变化的信号,可用0、1来表示。因此,又称为? ? 信号。 7、同步触发器的输入信号是通过__________门进行传送的 8、JK触发器J与 相接作为一个输入时相当于______触发器。时序逻辑电路的一般结构由组合电路与组成。的最小项表达式为____________。 11、当多个三态门的输出端连在一条总线上时,应注意_____________。 12、能完成两个一位二进制数相加,并考虑低位进位的器件称为_________。 13、一位数值比较器,输入信号为两个要比较的一位二进制数,用A、B表示,输出信号为比较结果、和,则的逻辑表达式为__________。 14、.对于主从触发器,在CP=______时 ,主触发器接收输入信号。 15、.某计数器的输出波形如图所示,该计数器是___________进制计数器 16、构造一个模10的同步计数器需要________个触发器。 17、TTL电路的电源电压为 V。 18、74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出 应为 。 19、能够实现“线与”的TTL门电路叫 。 单选题(每小题2分,20分) 1、二进制数(1011011111.100110)2 的十六进制数是 。 A.(2DF.98)16 B.(8DF.98)16 C.(2DF.91)16 D.(8DF.91)16 2、用0,1两个符号对100个信息进行编码,则至少需要 。 A.6 B.7 C.8 D.9 3、要求JK触发器的状态由0变成1,其激励输入端JK的取值应为 。 A.JK=0× B.JK=1× C.JK=×0 D.JK=×1 4、触发器电路如图所示,其次态方程为 。 A.=1 B. =0 C.= D. = 5、四级移位寄存器,现态为0111,经右移一位后其次态为 。 A.1011 B.0011 C. 1110 D.1011或0011 6、下列电路中,不属于组合逻辑电路的是( ) A.编码器 B.全加器 C.寄存器 D.译码器 7、有或非门构成的基本RS触发器,输入S、R的约束条件是( ) A.SR=0 B.SR=1 C.S+R=0 D.S+R=1 8、.T触发器,在T=0时,加上时钟脉冲,则触发器( ) A.保持原态 B.置0 C.置1 D.翻转 9、工作中既可以读出信息,又可以写入信息的存储器称为( ) A.ROM B.RAM C.PLA D.EPROM 10、OC门组成的电路图如图所示,其输出函数F为( ) A. B. C. D. 解答题(共10分) 1、已知逻辑图,写出逻辑表达式,并进行化简(5分)。 2、已知某逻辑函数卡诺图如下,先化简,后写出逻辑函数??。(5分)???? 四、电路分析与设计(共50分) 1、试用两片74LS148接成16线—4线优先编码器,将 16个低电平输入信号编为 16个4位二进制代码。其中的优先权最高,的优先权最低。(15分) 2、给出一个主从JK触发器电路中,若CP、J、K的波形如下图,试画出Q,端对应的电压波形。假定假定触发器的初始状态为Q=0。(15分) 3、已知时序电路逻辑图,试分析它的逻辑功能。 要求列出驱动方程、状态方程及真值表,状态转换图。(20分) 院系: 专业班级: 姓名: 学号: 装 订 线

文档评论(0)

1243595614 + 关注
实名认证
文档贡献者

文档有任何问题,请私信留言,会第一时间解决。

版权声明书
用户编号:7043023136000000

1亿VIP精品文档

相关文档