电工电子综合实验(II).docxVIP

  • 3
  • 0
  • 约4.12千字
  • 约 16页
  • 2017-10-03 发布于重庆
  • 举报
电工电子综合实验(II)

目 录一、实验内容及要求2二、单元电路设计原理逻辑图4三、电子计时器原理逻辑总图与电路引脚接线图12四、实验总结13五、创新设计14六、附录(部分器件功能表、参考书目)15一、实验内容及要求1、实验目的(1)掌握常见集成电路工作原理和使用方法。 (2)学会单元电路设计与组合方法,实现较复杂功能。2、设计内容(1)设计、安装、调试秒脉冲发生器电路(、、、四种频率输出)。(2)设计、安装、调试四位BCD码译码显示电路。(3)设计、安装、调试一小时六十进制计时器(0″——59′59″)整点技术。(4)设计、安装、调试任意状态清零和快速较分电路(2Hz、防抖动、校分时停秒)。(5)设计、安装、调试整点报时电路, 59′53″、59′55″、59′57″低声(频率为500KHz)报时,59′59″高声(频率为1KHz)报时。(6)联接实验1——5设计电路实验实现一小时电子计时器电路。3、设计要求设计正确,布局合理,排线整齐,功能齐全。4、电子计时器原理及电路框图电路框图原理:计时器一般由振荡器、分频器、计数器、译码器、显示器、校时电路、和报时电路组成。振荡器产生稳定的高频脉冲信号,作为数字钟的时间基准,然后经过分频器输出标准秒脉冲。秒脉冲送入计数器,计数器通过“时”、“分”、“秒”译码器显示时间。校分电路实现对“分”上数值的控制,而不受秒十位是否进位的影响。报时电路通过500Hz 或1kHz的信号和要报时的时间信号进行“与”的运算来实现的定点报时的。5、元器件表元件型号数量NE5551片CD40401片CD45182片CD45114片74LS003片74LS201片74LS212片74LS741片电容0.047uf1只电阻33028只电阻1k1只电阻3k1只双字屏共阴显示器2块数字逻辑实验仪1台表一二、单元电路设计原理逻辑图1、脉冲发生器电路:图1 :周期矩形波发生电路(2)CD4040集成电路CD4040是一种常用的12分频集成电路。当在输入端输入某一频率的方波信号时,其12个输出端的输出信号分别为该输入信号频率的2-1——2-12,在电路中利用其与NE555组合构成脉冲发生电路。其引脚图如下图2:图2: NE555与CD4040引脚图其中VDD为电源输入端,VSS为接地端,CP端为输入端,CR为清零端,Q1——Q12为输出端,其输出信号频率分别为输入信号频率的2-1——2-12。将图1所示电路的输出端接至CD4040的输入端,则可以在Q12输出端得到频率大致为1Hz的方波信号。可以利用其为电子钟的计时信号。另外,在Q11、Q3、Q2三个输出端得到频率大致为2Hz、500Hz和1kHz的信号,这三个信号在后面的电路中要用到。于是脉冲发生电路部分如下图所示:图3:脉冲发生电路2、计时和译码显示电路(1) CD4518集成电路CD4518时一种常用的8421BCD码加法计数器。每一片CD4518集成电路中集成了两个相互独立的计数器,引脚图如图4所示。图4: CD4518引脚图CD4518逻辑功能如表二所示。(2)CD4511集成电路CD4511是一种8421BCD码向8段数码管各引脚码的转换器。当在其四个输入端输入8421BCD码时,其7个输出端可直接输出供7段数码管使用的信号。其引脚图如图5所示:图5: CD4511引脚图根据CD4511的逻辑功能表可知, 、输入为1而输入为0时其7个输出端分别输出一定的信号。只需将这些信号接入8段数码管相对应的引脚即可使其显示我们所需要的数字。CD4511左侧四个输入端分别连接CD4518的4个输出端。这样8段数码管就可以正常显示计数器所记载的数字编码了。由于电路的显示部分不会出现小数,故8端数码管的小数点引脚悬空,故计时和译码显示部分电路如下图6:图6(1):计时和译码部分电路引脚接线图(秒)图6(2):计时和译码部分电路逻辑图(分)图6(3):计时和译码部分电路逻辑图(秒)3、清零电路该部分电路采用74LS00两输入端四与非门进行设计,74LS00是一种十分常见的集成电路,其中集成了4个与非门。其引脚图如下:图7:74LS00引脚图清零部分电路如下图8所示:图8(1):清零电路引脚接线图图8(2):清零电路逻辑图4、校分电路(1)74LS74集成电路 74LS74集成电路是一种D触发器。其引脚图如图9所示:图9: 74LS74引脚图由图可见,每片74LS74中集成了两个D触发器。由于电路中只需要用到一个D触发器,故假设用到74LS74中的1号触发器。由其功能表可知,当CP端接入时钟,和端接入高电平,D端接入输入信号时,在每个时钟的下降沿时刻输出Q都输出与输入D相同的电平,输出相反的电平。校分部分电路设计如下:图10(1):校分电路引脚接线图图10(2):校分电路逻辑图其中输出端直接与分计时

文档评论(0)

1亿VIP精品文档

相关文档